实验七 计数器逻辑功能测试及应用实验报告

实验七 计数器逻辑功能测试及应用实验报告

ID:34636341

大小:509.04 KB

页数:11页

时间:2019-03-08

实验七 计数器逻辑功能测试及应用实验报告_第1页
实验七 计数器逻辑功能测试及应用实验报告_第2页
实验七 计数器逻辑功能测试及应用实验报告_第3页
实验七 计数器逻辑功能测试及应用实验报告_第4页
实验七 计数器逻辑功能测试及应用实验报告_第5页
资源描述:

《实验七 计数器逻辑功能测试及应用实验报告》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、数字电子技术实验报告实验名称计数器逻辑功能测试及应用一、实验目的1.熟悉掌握中规模集成电路计数器74LS161和74LS90的逻辑功能,使用方法及应用。2.掌握构成任意进制计数器的方法。二、实验设备及器件1.数字逻辑电路实验箱1个2.74LS161同步加法二进制计数器1片3.74LS90异步加法二、五、十进制计数器1片4.74LS00二输入四与非门1片5.74LS74双D触发器1片6.74LS11三输入三与门1片7.74LS47BCD码七段译码器2片三、实验原理(有删减,详细原理,见实验指导书)计数器是一个用以实现技术功能的时序部件,它不仅可用来计脉冲,还常用

2、作数字系统的定时、分频和执行数字运算以及其它特定的逻辑功能。计数器种类很多。构成计数器中的各触发器是否使用一个时钟脉冲源来分,有同步技术器和异步计数器。根据计数制的不同,分为二进制计数器,十进制计数器和任意进制计数器。根据技术的增减趋势,又分为加法、减法和可逆计数器。还有可预置数和可编程序功能计数器等等。目前,无论是TTL还是CMOS集成电路,都有品种比较齐全的中规模集成计数器。使用者只要借助于器件手册提供的功能表和工作波形图以及引出端的排列,就能正确地运用这些器件。利用中规模集成计数器构成任意进制计数器的方法归纳起来有乘数法、复位法、和置数法。①.乘数法将两

3、个计数器串接起来,即技术脉冲接到N进制计数器的时钟输入端,N进制计数器的输出接到M进制计数器的时钟输入端,则两个计数器一起构成了NxM进制计数器。74LS90就是典型的例子,二进制和五进制和五进制计数器构成2X5=10进制计数器。②.复位法用复位法构成N进制计数器所选用的中规模集成技术器的计数容量必须大于N。当输入N个技术脉冲之后,计数器应回到全0状态。置零复位法:利用Cr=0时,Q3Q2Q1Q0=0000,使计数器回到全0状态。预置端送0:使计数器数据输入全0,当第N—1个计数脉冲到达后,让预置端LD=0.当第N个计数脉冲到来时Q3Q2Q1Q0=0000,使

4、计数器回到全0状态。③.预置法置数法即对计数器进行预置数。在计数器到最大数时,置入计数器状态转换图中的最小数,作为计数循环的起点;可以之爱计数到达某个数之后,置入最大数,然后接着从0开始计数。如果用N进制计数器构成M进制计数器,需要跳过(N-M)个状态,或在N进制计数器计数长度中间跳过(N-M)个状态。1.中规模同步二进制计数器74LS1612.中规模异步集成计数器74LS90集成计数器74LS90是二-五-十进制计数器,其管脚排列如图7-2,功能表如表7-2.四、实验内容1.用清零法将74LS161构成一个十进制计数器,并用数码管显示数字。参考电路图7-3搭

5、接电路,其状态准换图如图7-4。GNDGNDCTCPCRLDJ210U18VCC796U3AXFG1VCC1~CLR9~LOAD74LS00N&D1C1B1A110ENTRCO155V7ENP52CLK3AQA14VCC4BQB135CQC12VCCVCC6DQD11DBA5VC74LS161D5VJ1CAGND43VCC2112512U2124ABCDEFGGNDU616VCC157AOA13161BOB12172COC1118VCC6DOD101913OE920143~LTOF1521VCC225~RBIOG144~BI/RBO8GND5VGND74LS4

6、7DGND74LS161构成十进制计数器图7-374LS161构成十进制计数器用逻辑分析仪对其进行分析:XLA11GNDGNDCTCPCRLDJ210U18XFG1VCC7961~CLRU3AFVCC9~LOAD74LS00NCQT&D1C1B1A110ENTRCO155V7ENP52CLK263AQA14VCC124BQB13255CQC12VCCVCC6DQD11DBA5VC74LS161D5VJ1CAGND43VCC224U21ABCDEFGGNDU616VCC157AOA13161BOB12172COC1118VCC6DOD101913OE920143

7、~LTOF1521VCC225~RBIOG144~BI/RBO8GND5VGND74LS47DGND74LS161构成十进制计数器其波形图如下:图7-4十进制计数器状态转换图2.用74LS161芯片构成七进制计数器,采用置数法,并用数码显示数字。参考图7-5搭接电路,并画出状态转换图。XLA1241GNDGNDCTCPCRLDJ29U1207VCC86XFG151~CLRU3AFVCC9~LOAD2374LS00NCQT&D1C1B1A110ENTRCO155V7ENP2CLK3AQA144BQB13225CQC12GND21VCC6DQD11VCC74LS1

8、61D5VCAU2ABCDEFGGND

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。