jtag的设计与研究

jtag的设计与研究

ID:34614367

大小:1.88 MB

页数:70页

时间:2019-03-08

jtag的设计与研究_第1页
jtag的设计与研究_第2页
jtag的设计与研究_第3页
jtag的设计与研究_第4页
jtag的设计与研究_第5页
资源描述:

《jtag的设计与研究》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、北京交通大学硕士学位论文JTAG的设计与研究姓名:吕彩霞申请学位级别:硕士专业:微电子学与固体电子学指导教师:李哲英20061201中文摘要摘要:边界扫描技术是符合IEEE规范的一种测试方法,JTAG设计的实现降低了测试的复杂度、提高了质量及缩短面市时问。适合进行超大规模集成电路的测试。同时,JTAG以采用更小的体积而提供更强的功能的优势,主要应用到集成电路设计和测试验证的开发研究方面,但实现边界扫描技术需要超出铂的附加芯片面积,同时增加了连线数目,且工作速度有所下降,这些问题有待解决。本文通过对JTAG标准和技术内

2、容的研究,对JTAG在SoC器件中的应用结构进行了分析,提出了相应的简化措施,以此为据,设计了可用于芯片测试的嵌入式JTAG模块(IP软核)。所设计的JTAG模块具有结构简单、技术齐全、支持广泛、测试设计灵活、高精度故障定位等特征,可广泛用于SoC器件的设计。本文通过~定的理论研究,给出了一种实现JTAG结构的具体方法,首次分析了如何选择扫描链的数量与长度的方法与原则,并对测试功耗进行了分析。本文的特点是紧扣IEEEll49.1标准,并对JTAG进行RTL级建模和仿真以及首次对JTAG指令进行了分析,得出JTAG软核

3、的基础测试满足设计要求,并将边界扫描测试设计应用到实际电路当中,实现对边界扫描测试理论的验证。经过仿真验证,证明其设计可靠、方案可行,具有很好的实用价值。关键词:JTAG:SoC器件:边界扫描测试分类号:ABSTRACTABs.rRACr.Boundary-scantechniqueisatestingmethodof1EEE.RealizationofJTAGreducesthecomplexityoflcstilI吕andincreasestimetomarket,thusitissuitablefortesti

4、ngofVLSI.Meanwhile,duetostrongerfunctionwithsmallervolume,mainlyusedinresearchonlCdesignandverification.buttorealisebounsary-seanwillrequires7%extraarea,increasethenumberoflines,anddecreasetheoperatingspeed.Alltheseproblemsarctobesolved.AccordingtoresearchonJTA

5、Gstandardandtechnologyconception.theJ1AGapplicationarchitectureinSoCdeviceisanalyzed,asilIIpIyficdme龉u比isproposed.Basedonthis,embcdedJTAGIPcA3rewhichisapplicableinchiptestingisdesigned.TheJ1:AGIPCOrehasthefollowingfeatures:simplestructore,matureintechnique,wide

6、lysupportive,variabletestingmethoddesign,highprecisionerrorlocation,anditiswidelyusedinSoCdesign.Throughacademicresearch,detailedmethodofJTAGrealizationispresented,andforthefirsttime.howtoselectthenumberandlengthof.f沁anchainandtestingdissipationarcanalyzed.nIep

7、aperiscloselyattachedtoIEEEll49.1standard,andthenovelidealiesinthefactthatafteranal3,sis011JTAGinstmctionandRTLIevelmodelingandsimulationofJTAG,thefundamentalpartinJTAGtestingfollowsthespecification,boundary·SCantestingisappliedtoactualcircuits,andfinallythethe

8、oryofboundary—scanisverified.Throughsimulationandverification,thereliabilityandfeasibilityaresatisfactory,anditisof900dvalue.KEYWORDS:JTAG;SoCdevice:Boundary-seantesting《=I。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。