白光LED驱动芯片的版图设计及电路验证.pdf

白光LED驱动芯片的版图设计及电路验证.pdf

ID:34546718

大小:6.00 MB

页数:94页

时间:2019-03-07

白光LED驱动芯片的版图设计及电路验证.pdf_第1页
白光LED驱动芯片的版图设计及电路验证.pdf_第2页
白光LED驱动芯片的版图设计及电路验证.pdf_第3页
白光LED驱动芯片的版图设计及电路验证.pdf_第4页
白光LED驱动芯片的版图设计及电路验证.pdf_第5页
资源描述:

《白光LED驱动芯片的版图设计及电路验证.pdf》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、论文题目白光LED驱动芯片的版图设计及电路验证专业学位类别工程硕士学号201092030110作者姓名王建斌指导教师罗玉香副教授万方数据分类号密级注1UDC学位论文白光LED驱动芯片的版图设计及电路验证(题名和副题名)王建斌(作者姓名)指导教师罗玉香副教授电子科技大学成都王连友高工四川成都华微公司成都(姓名、职称、单位名称)申请学位级别硕士专业学位类别工程硕士工程领域名称软件工程提交论文日期2012.11论文答辩日期2012.11.30学位授予单位和日期电子科技大学2012年12月30日答辩委员会主席评阅

2、人注1:注明《国际十进分类法UDC》的类号。万方数据WHITELEDDRIVERCHIPCIRCUITLAYOUTDESIGNANDVERIFICATIONAThesisSubmittedtoUniversityofElectronicScienceandTechnologyofChinaMajor:SoftwareEngineeringAuthor:WangJianBinAdvisor:AssociateProfessorLuoYuXiangSchool:SchoolofMicroelectronics

3、andSolid-StateElectronics万方数据独创性声明本人声明所呈交的学位论文是本人在导师指导下进行的研究工作及取得的研究成果。据我所知,除了文中特别加以标注和致谢的地方外,论文中不包含其他人已经发表或撰写过的研究成果,也不包含为获得电子科技大学或其它教育机构的学位或证书而使用过的材料。与我一同工作的同志对本研究所做的任何贡献均已在论文中作了明确的说明并表示谢意。签名:王建斌日期:2012年12月6日关于论文使用授权的说明本学位论文作者完全了解电子科技大学有关保留、使用学位论文的规定,有权保

4、留并向国家有关部门或机构送交论文的复印件和磁盘,允许论文被查阅和借阅。本人授权电子科技大学可以将学位论文的全部或部分内容编入有关数据库进行检索,可以采用影印、缩印或扫描等复制手段保存、汇编学位论文。(保密的学位论文在解密后应遵守此规定)签名:王建斌导师签名:罗玉香日期:2012年12月6日万方数据摘要摘要随着芯片的集成度和规模的不断提高,在各级设计验证所需的工作量越来越大。同时芯片加工工艺的不断进步也对物理验证提出了更高的挑战,工艺越先进,线宽越小,连线电阻越大,连线间距的减小,又增加了线之间的寄生电容,

5、通孔的电阻、电容,浮空节点的寄生电容都会影响到电路的性能,寄生参数能够被准确提取变得越来越重要,同时对EDA工具也提出了更加苛刻的要求。对于验证工具来说,如何验证整个芯片数据文件是一个必须解决的问题,这使得DRC(设计规则检查),LVS(版图与原理图一致性检查)和PEX(寄生参数提取)变得越来越复杂和重要,它有着至关重要的作用,以消除错误,降低设计成本,减少设计失败的风险。验证过程是一个反馈机制,它帮助设计工程师验证版图,弄清问题和缺陷,能否方便地调试或校正问题、工具的容量以及运行时间是这些工具的关键所在

6、。MentorGraphics所提供的版图物理验证Calibre则可以很好的解决以上这些问题,其良好的检查能力及性能,使用方式灵活快捷,结果浏览一目了然,使它逐渐成为深亚微米物理验证的工业标准。本论文结合工程设计实例,对一个6路LED驱动芯片使用CSMC0.5umDPTMCMOS工艺进行物理实现,首先对版图进行了布局布线,确定各功能模块的位置,确定模块间的连接关系,模块之间的信号能够合理的流动,为布线规划好它们的位置。然后使用了Calibre验证工具完成了整个版图的后端验证,在完成DRC和LVS验证之后,

7、使用Calibre的PEX寄生参数提取工具提取器件、连线中的寄生电阻和电容参数生成Hspice寄生参数电路网表,对各个模块进行了后仿验证,并对流片芯片进行了功能测试。关键词:后端设计,布局布线,DRC,LVS,PEXI万方数据ABSTRACTABSTRACTWiththecontinuousimprovementofchipintegrationandscale,theverificationworksisalsoontheriseatalllevelsofthedesign.Chipprocessing

8、technologycontinuestoprogressahigherchallengetothephysicalverification,moreadvancedtechnology,thesmallerthelinewidth,thegreatertheresistanceconnection,andconnectionspacingdecreasesincreasetheparasiticcapacitancebetw

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。