嵌入式微处理器接口总线控制器的cpld设计new

嵌入式微处理器接口总线控制器的cpld设计new

ID:34522718

大小:270.70 KB

页数:4页

时间:2019-03-07

嵌入式微处理器接口总线控制器的cpld设计new_第1页
嵌入式微处理器接口总线控制器的cpld设计new_第2页
嵌入式微处理器接口总线控制器的cpld设计new_第3页
嵌入式微处理器接口总线控制器的cpld设计new_第4页
资源描述:

《嵌入式微处理器接口总线控制器的cpld设计new》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、瀚羲嘟绷蟒哑翻画侧撇治助口圈皿型孵翻度皮忿嵌入式微处理器接口总线控制器的设计吴朝晖,郑学仁,胡鹏,广东广华南理工大学应用物理系州摘要介绍了用复杂可编程逻辑器件来实现嵌入式微处理器和处理器之间端口数据总,。线逻辑控制电路的设计给出了接口数据总线逻辑的设计电路和部分仿真结果证明本文采用的系统结构具有设计灵活、设计开发周期短的优点。关扭词可编程逻辑器件嵌入式处理器总线拉制器中圈分类号文献标识码文章编号一一一而似一,一,琳,,,七,下文简称芯片采用公司的引言,两者之间是接口总线控制器。,在一些通信设备中,常常采用可芯片用作存储器

2、映像的外部设备只,,编程逻辑器件这样一种结构其中作为系统要给出了正确的地址它就能像访问一,,,的控制单元配上合适的操作系统和程序保证个外设一样来访问芯片并且能对芯片系统资源的合理利用和调配数字信号处的存储器进行读和写的操作。理芯片则用来做一些专,门的信息处理包括语芯片、音信号的压缩和编解码信令信号的产生和识别诵月⋯接口二矛、‘舀‘吕呀奋西劲】等而可编程逻辑器件用来实现各种芯片之间的’一逻·乃读写信号辑,。电接口控制器保证各芯片之间的正常通信这种万双向数据态线路,设计方便灵活,而且可结构简洁明了以大大地数据选通线。,缩短开

3、发时间本文采用这种结构用设江,阅田刀叮应答信号二人计实现一种用于通信系统的多功能语音中继卡的总字节允许月对亡亏线接口控制器。信号系统结构中断请求信号一多功能语音中继卡的系统接口框图如图所。示图中采用公司的图系统接口框图刁石丰手举发术声拓李声右二一毕碑刀⋯瀚淤萄绷雌丽哟对侧阔娜崛川面回公脚巴侧帅随肠扮,是近些年数字系统设计的重要器件可表端的信号线定义通过编程现场配置内部具体逻辑,使得数字系统信号名称信号类型信号功能的设计变得灵活方便。而且用户可以随时修改自访问类型控制己的设计而不必重新设计电路版,在通信设备中丫半字识别输入

4、。得到了广泛的应用丫读写选择本设计选用了公司的器件数据选通信号,系列的来设计上面所述接口总·片选信号线控制器。数据总线信号系统工作原理端的读写控制过程,尸端的读写控制过程的读写访问的时序图如图所示。首先发,出一系列的控制信号包括访问,、其中元信号表示数据传送的开始为读类型控制信号读写控制信号,,写访问的控制信号为片选信号为数据、砚经过地址译码后的片选信号以及半。传输的应答信号信号是一个比较重要的信字识别信号它能将位的口扩展,,号平时它处在高电平当有数据准备好传送,为位即分为前半字和后半字分别进行读和,,时它就变为低电平若

5、此时片选信号出现一。砚写当和信号都处于低电平有,。个上升沿则数据将被读入或写出效,,时的信号变为高电平无效此时主机处于等待状态,等待信号变为低时钟一一一习一电平有效。收到所有的控制信号以后,它地址,将置为高电平同时通过内部的通道到指定,的地方去读取数据然后将数据放到数,,据寄存器中一旦数据准备好了它就会将信,号置为低电平通知主机将数据读。,走主机在得到信号变低后在信号的上升沿将数据读出。这只是读出了前半字,接着在和信号的共同控图主机与外设的读写时序图制下读出后半字的数据,于是一次操作就完成了,读和写的过程都是类似的。控制

6、信号线和时序关总线控制器的电路设计系如图所示。图中的信号线的作用见表所整体设计的顶层框图如图所示。从图中我们不,,可以看出整个系统被分为九大部分它们分别是块、块、块、块、﹃﹄﹃。块、块、块、块和﹃︸块。块是芯片向主机申请中断的电路块用来保存一些系统的设置信息,它包括工作的核心电压、工作的模式和类型、版本号以及延迟信息等等块里面有五个寄存,、、器分别用来暂存电源信息选择信息输出允许信息,这些信息以及两个芯片的复位信息,图端的读写时序图是临时的是主机可以改变和控制的’’口刀口侧沙夕⋯瀚淤萄绷雌丽哟对侧阔娜崛川面回公脚巴侧帅随

7、肠扮,是近些年数字系统设计的重要器件可表端的信号线定义通过编程现场配置内部具体逻辑,使得数字系统信号名称信号类型信号功能的设计变得灵活方便。而且用户可以随时修改自访问类型控制己的设计而不必重新设计电路版,在通信设备中丫半字识别输入。得到了广泛的应用丫读写选择本设计选用了公司的器件数据选通信号,系列的来设计上面所述接口总·片选信号线控制器。数据总线信号系统工作原理端的读写控制过程,尸端的读写控制过程的读写访问的时序图如图所示。首先发,出一系列的控制信号包括访问,、其中元信号表示数据传送的开始为读类型控制信号读写控制信号,,

8、写访问的控制信号为片选信号为数据、砚经过地址译码后的片选信号以及半。传输的应答信号信号是一个比较重要的信字识别信号它能将位的口扩展,,号平时它处在高电平当有数据准备好传送,为位即分为前半字和后半字分别进行读和,,时它就变为低电平若此时片选信号出现一。砚写当和信号都处于低电平有,。个上升沿则数据将被读入或写出效,,时的

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。