wlansoc芯片bx501的fpga验证平台设计与实现

wlansoc芯片bx501的fpga验证平台设计与实现

ID:34517243

大小:103.96 KB

页数:3页

时间:2019-03-07

wlansoc芯片bx501的fpga验证平台设计与实现_第1页
wlansoc芯片bx501的fpga验证平台设计与实现_第2页
wlansoc芯片bx501的fpga验证平台设计与实现_第3页
资源描述:

《wlansoc芯片bx501的fpga验证平台设计与实现》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、2006年第23卷第1期微电子学与计算机97WLANSOC芯片BX501的FPGA验证平台设计与实现张开明王新安张国新苟卫忠(1北京大学深圳SOC重点实验室,广东深圳518057)(2华为技术有限公司,广东深圳518129)摘要:系统芯片(SOC)设计是以模块复用和软硬件协同设计为基础,基于FPGA的验证平台是一种有效的验证途径。文章讨论了WLANSOC芯片BX501的验证平台的两种实现方案,介绍了采用XilinxVirtex-II系列FPGA的设计实现;同时对SOC设计的FPGA验证问题进行了分析和探讨。关键词:无线局域网,现场可编程逻辑门阵列,系统芯片,验证平

2、台中图法分类号:TN4文献标识码:A文章编号:1000-7180(2006)01-097-02DesignandImplementationofFPGA-BasedVerificationPlatformforWLANSOCChipBX501ZHANGKai-ming,WANGXin-an,ZHANGGuo-xin,GOUWei-zhong(1TheSOCLabofPekingUniversityinShenzhen,Shenzhen518057China)(2HuaWeiTechnologies,Shenzhen518129China)Abstract:TheS

3、OCdesignmethodologiesarebasedonIPreuseandsoftware/hardwareco-design.TheverificationofSOCcanbeFPGA-basedverificationplatform.ThepaperdiscussestwoimplementationmethodsofverificationplatformforWLANSOC,andintroducesthedesignandimplementationofXilinxVirtex-IIseriesFPGA.FPGAverificationmeth

4、odologiesarediscussedinthepaper.Keywords:WLAN,FPGA,SOC,Verificationplatform1引言一个阶段是核心技术和关键部件的设计,在这个阶802.11g标准的实现可以简单的划分为MAC段里不涉及微处理器核。这个阶段的原理框图如图和PHY两部分。MAC(MediumAccessControl)即媒1所示。设计采用了以主机软件控制整个系统的实体访问控制,主要负责将数据组成帧格式和对用户现方案,主机与芯片之间采用了PCI接口。这一阶如何接入到共享的无线介质中进行控制。MAC层的段对应的FPGA的验证平台为不含

5、微处理器(CPU中心议题是相互竞争的用户之间如何分配信道资和/或DSP)的FPGA验证平台。源、共享无线通道;PHY即物理层,其任务是定义与实现建立、维持和拆除物理连接信道所必须的机械、电气及功能的特性与规格,保证可靠的按比特为单位的同步与传输。例如,物理媒体的类型及规格、连接接头规格的定义与实现,比特信号的交换及传输方式的定义与实现。WLAN采用的物理层技第二阶段是整个SOC芯片设计,这个阶段包含术包括窄带射频、红外、OFDM和扩展频谱技术(跳一个BC320C32位CPU(基本兼容MIPS4kc)的核频扩频(FHSS)和直接序列扩频(DSSS))。和2个LSIL

6、ogic的ZSP400核,以及专用的运算单SOC芯片BX501的设计可以分为二个阶段,第元和用户逻辑。其系统原理框图如图2所示。这个收稿日期:2005-04-22阶段对应的FPGA的验证平台为含微处理器(CPU基金项目:国家“863”课题多模无线广域网和无线局域网和/或DSP)的FPGA验证平台。系统芯片开发(2003AA1Z1210)98微电子学与计算机2006年第23卷第1期在FPGA内实现。FPGA还实现整个WLAN数据通信系统的MAC/基带处理核心算法的数字部分,模拟信号由可通双路模拟差分信号的D/A(A/D)经过数/模转换(发射通路)和模/数转换(接收通

7、路)连接到RF(射频)模块去处理。单板的主要作用是提供一个外部环境,用来验证FPGA内部的芯片实现逻辑的功能和性能,如图3所示。本文主要介绍和讨论不含微处理器(CPU和/或DSP)的FPGA验证平台的设计与实现。2BX501芯片的FPGA验证平台的设计与实现不含微处理器的FPGA的验证平台,主要是验证BX501芯片第一阶段的关键部件,验证运算部件FPGA我们采用了Virtex-II系列XC2V3000_4与存储等的逻辑互连关系,同时验证MAC与PHYFG676C,它的容量达300万门。ADC和DAC选用的整体工作过程。Maxim(美信)公司的MAX1197和MAX

8、5853,

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。