dsp最小应用系统的设计new

dsp最小应用系统的设计new

ID:34396253

大小:137.93 KB

页数:4页

时间:2019-03-05

dsp最小应用系统的设计new_第1页
dsp最小应用系统的设计new_第2页
dsp最小应用系统的设计new_第3页
dsp最小应用系统的设计new_第4页
资源描述:

《dsp最小应用系统的设计new》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、第32卷第2期电子工程师Vol.32No.22006年2月ELECTRONICENGINEERFeb.2006DSP最小应用系统的设计刘志刚,黄峰(解放军理工大学气象学院,江苏省南京市211101)【摘要】介绍了基于DSP(数字信号处理)的最小应用系统的整体设计过程。系统采用TMS320VC5402作为主控芯片;ADC0809完成数据的采样及A/D转换,通过TMS320VC5402处理后,由DAC0832完成D/A转换并输出;外部存储器采用通用EPROM,TMS320VC5402采用8位并行EPROM引导方式;并加入了标准的14针JTAG接口,

2、便于系统的调试与仿真。关键词:DSP(数字信号处理),JTAG,并行引导,引导表中图分类号:TN911.72另外,由于DSP的低电压工作状况,必须要考虑到电0引言平转换。系统总体结构框图如图1所示。本文采用C5000系列TMS320VC5402DSP(数字信号处理)芯片,能满足通信、语音、图像以及其他电子领域高速、低成本、小体积、低功耗的要求。DSP系统的设计主要包含硬件电路和软件程序两部分。1TMS320VC5402简介图1系统结构框图TMS320VC5402(以下简称5402)是美国TI公司2.1电平转换的性价比极高的16bit定点DSP芯

3、片,操作速度可以5402采用低压工作,其内核电压为1.8V,I/O引达到100MIPS,其内部资源配置为用户构造系统提供脚电压为3.3V,而大多数常用的电子元器件的工作了很大便利。其主要特点如下:电压一般为5V,如本系统中用到的A/D转换器a)多总线结构,片内3套16bit数据总线CB、ADC0809和D/A转换器DAC0832,以及扩展的存储DB、EB和1套程序总线PB以及对应的4套地址总线器芯片EPROM27C512等,都是采用5VTTL电平供CBA、DBA、EBA、PBA(4套总线可以同时操作)。电,因此必须在电路中增加电平转换模块。b)

4、40bitALU(算术逻辑单元),包含1个40bitTI公司的74LVC245是8路电平转换芯片,其工桶形移位器和2个40bit累加器;1个17×17bit乘法作电压为3.3V,可耐5V输入,输出为3.3V。在本器和一个40bit专用加法器;2个地址产生器,8个辅系统采用了3片,分别用在ADC0809和DAC0832的助寄存器,一个比较/选择/存储(CSSU)单元。数据线、EPROM的数据线、几个控制信号上,这些数据c)片内4k×16bitROM,16k×16bitDARAM。线和控制信号线都通过74LVC245连接到5402上,实d)程序空间

5、扩展到1MB,数据和I/O空间各现5V到3.3V和3.3V到5V的电平转换。64kB,20条地址线,16条数据线。2.2电源控制电路e)6级流水线完成一条指令:预取指、取指、译TI公司的电压调节器TPS767D318可以由5V产码、访问、读数、执行。生3.3V和1.8V的电压输出,最大输出电流为1A,f)片上JTAG仿真接口。可以满足需要。2系统硬件设计2.3复位电路系统上电时可自动复位,但为了防止系统受到外整个系统的硬件电路主要包含电源控制电路、时界干扰或电源波动时出现死机现象,还专门加了外部钟电路、复位电路、译码电路、输入接口电路、输出接口

6、RESET,主要使用了两个施密特触发器74LS14。电路、存储器扩展电路和JTAG仿真接口电路8部分。2.4时钟电路系统中采用外部时钟,根据使用的晶振不同,采用收稿日期:2005208211;修回日期:2005211208。·33·©1994-2007ChinaAcademicJournalElectronicPublishingHouse.Allrightsreserved.http://www.cnki.net·信号处理与显示技术·电子工程师2006年2月的晶体振荡起振电容也不同,这里采用10MHz晶振,DAC0832芯片,就立即进行D/A

7、转换,省去了一条输起振电容选用22pF。系统中让DSP工作在20MHz出指令。模拟输出采用双极性模拟电压输出,加了两的频率,因此根据5402的主时钟配置规则,只要将级运算放大电路,当数字量N从00H~FFH变化时,5402的CLKMD1、CLKMD2、CLKMD3这3个引脚分别对应的模拟电压OUT的输出范围是-5V~5V。选择为高电平、低电平、低电平即可。2.8存储器扩展电路2.5译码电路5402片内提供了16k×16bit的RAM和4k×5402对外部接口的控制信号有限,又要同时完成16bit的ROM,片内ROM不可用。本系统程序容量比对A/

8、D、D/A、EPROM的控制,最有效的办法是加入译较小,一般不超过16kB,考虑充分利用芯片的内部资码电路。本系统采用通用的328译码器74LS138

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。