欢迎来到天天文库
浏览记录
ID:34366388
大小:68.46 KB
页数:3页
时间:2019-03-05
《eda技术与vhdl实验课件简介new》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、EDA技术与VHDL实验课件简介本课件内容包括GW48-PK2实验系统说明和十二个实验的课件,课件构思严紧、编排巧妙、各具特色、风格各异、具有不同的界面及演示模拟方式。下面对各个实验课件作一简单介绍:实验1十进制计数器的设计1、实验目的:①熟悉QUARTUSII软件的使用及操作流程;②掌握进程、流程语句的应用;③学习十进制计数器的设计2、实验内容:①分析给定程序中各语句的含义,以及该程序的整体功能。在QuartusII上对该程序进行编辑、编译、综合、适配、仿真,给出其所有信号的时序仿真波形。②进行引脚
2、锁定及硬件测试,观察实验结果。3、课件主要介绍了使用QuartusII实现设计的实验步骤、实现流程。同时通过Flash制作了整个实验的具体的操作过程演示,使学生熟悉了Quartus软件的使用和操作流程。实验2设计含异步清0和同步时钟使能的加法计数器1、主要引用实验系统的真实照片具体地介绍了引脚锁定方法、步骤和实现该实验的相关硬件设置,讲解形象逼真,便于学生理解掌握。2、介绍了使用嵌入式逻辑分析仪进行实时测试的方法和相关设置,使学生很好地掌握嵌入式逻辑分析仪SignalTapII的使用。3、介绍了将计数
3、器设计文件烧写到实验板上FPGA的配置器件EPCS1中,实现掉电保护的方法、相关软件设置和硬件连接。实验37段数码显示译码器设计主要介绍了该实验硬件资源的分配,引脚锁定,实验硬件测试方法及实验结果分析。实验48位数码扫描显示电路设计通过实验参考程序和实验硬件电路对8位数码扫描显示电路的原理进行了详细的说明,浅显易懂,学生容易掌握。同时对引脚锁定进行了说明,还详细地介1绍了相关硬件设置情况,并给出了演示实验结果。使学生对该实验有了原理及实验操作有了深刻的理解。实验5数控分频器的设计本实验是一个典型的时序
4、逻辑电路实验,所以除了介绍实验原理、硬件资源分配及引脚锁定、相关硬件设置外,还详细的分析了应用SignalTapII所测到的时序波形,通过波形分析,使得学生对于数控分频器的工作原理有了更深刻的理解。实验6正弦信号发生器设计主要介绍了多层电路程序设计方法及LPM_ROM的设计方法。通过自定制的ROM元件来存储正弦波形数据,实验产生波形经D/A转换器输出,可通过示波器观察实际产生的波形。课件对硬件实现原理和相关设置作了详细的介绍。并着重介绍了如何使用在系统嵌入式存储器数据编辑器来编辑ROM中的数据,从而输
5、出不同形状的波形。对于学生进行更高层次的设计有很好的指导作用。实验78位16进制频率计设计主要介绍了多层次电路的设计方法,通过给出RTL电路图,由学生自己根据RTL电路图来编写程序,完成实验设计。所以这是一个设计性的实验。同时给出了硬件分配、引脚锁定及相关硬件设置。实验8序列检测器设计通过实验参考程序和实验硬件电路对序列检测器的原理进行了详细的阐述,介绍了引脚锁定、实验硬件设置和硬件测试操作步骤及结果。实验9ADC0809采样控制电路实现详细介绍了ADC0809的工作时序、控制ADC0809采样的状态
6、图和控制ADC0809采样的状态机结构图,使学生对于采用状态机控制A/D采样的原理有了深刻的理解。同时介绍了系统的引脚锁定、相关硬件设置及实验结果。实验10.数据采集电路和简易存储示波器设计本实验是利用FPGA直接控制0809对模拟信号进行采样,然后将转换好的8位二进制数据迅速存储到存储器中,在完成对模拟信号一个或数个周期的采样2后,由外部电路系统(如单片机)将存储器中的采样数据读出处理。通过本实验可以使学生掌握LPMRAM模块VHDL元件定制、调用和使用方法;熟悉A/D和D/A与FPGA接口电路设计
7、;了解VHDL文本描述与原理图混合设计方法。实验的具体操作过程在课件中作了详细的介绍。实验11.移位相加硬件乘法器设计通过该实验的RTL电路图,详细介绍了移位相加硬件乘法器通过逐项移位相加来实现相乘的工作原理。同时介绍了该实验的实现步骤及相关设置。实验12.乐曲硬件演奏电路设计这是一个综合应用的实验,系统是一个多层次模块的电路,而且要通过定制LPM_ROM元件来存储乐曲数据。通过该实验,使学生掌握较复杂系统的设计。3
此文档下载收益归作者所有