凌阳16位单片机c语言程序设计第四章(我修改)

凌阳16位单片机c语言程序设计第四章(我修改)

ID:34154506

大小:320.99 KB

页数:10页

时间:2019-03-03

凌阳16位单片机c语言程序设计第四章(我修改)_第1页
凌阳16位单片机c语言程序设计第四章(我修改)_第2页
凌阳16位单片机c语言程序设计第四章(我修改)_第3页
凌阳16位单片机c语言程序设计第四章(我修改)_第4页
凌阳16位单片机c语言程序设计第四章(我修改)_第5页
资源描述:

《凌阳16位单片机c语言程序设计第四章(我修改)》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、第4章系统设置的C语言程序设计....................................................................................334.1硬件结构..............................................................................................................................334.1.1系统时钟...................................

2、....................................................................................334.1.2锁相环PLL(PhaseLockLoop)振荡器........................................................................334.1.3利用B口的特殊功能产生振荡信号.......................................................................

3、...344.1.4低电压监测/低电压复位(LVD/LVR)..........................................................................344.1.5看门狗计数器(WatchDog)......................................................................................354.2系统设置的寄存器......................................................

4、........................................................354.3系统设置的C函数.............................................................................................................374.4系统设置的应用实例........................................................................................

5、..................39第4章系统设置的C语言程序设计北阳电子内部技术资料第4章系统设置的C语言程序设计4.1硬件结构这一章介绍的硬件主要是与系统时钟、PLL、LVD、LVR、Watch_Dog相关的部分。4.1.1系统时钟unSP时钟电路采用晶体振荡器电路,外接晶振采用32768Hz。图4.1为SPCE061A时钟电路的接线图。SPCE061AXI/RXO20pf20pf图4.1SPCE061A与振荡器的连接32768Hz实时时钟通常用于钟表、实时时钟延时以及其它与时间相关类产品。SPCE061A通过对32768Hz实时时钟源分频而提供

6、了多种实时时钟中断源。例如,用作唤醒源的中断源IRQ5_2Hz,表示系统每隔0.5秒被唤醒一次,由此可作为精确的计时基准。32768Hz的实时时钟经过PLL倍频电路产生系统时钟频率(Fosc),Fosc再经过分频得到CPU时钟频率(CPUCLK)可通过对P_SystemClock(写)($7013H)单元编程来控制。默认的Fosc、CPUCLK分别为24.576MHz和Fosc/8。用户可以通过对P_SystemClock单元编程完成对系统时钟和CPU时钟频率的定义。此外,32768HzRTC振荡器有两种工作方式:强振模式和自动弱振模式。处于强振模式时,

7、RTC振荡器始终运行在高耗能的状态下。处于自动弱振模式时,系统在上电复位后的前7.5s内处于强振模式,然后自动切换到弱振模式以降低功耗。CPU被唤醒后默认的时钟频率为Fosc/8,用户可以根据需要调整该值。CPU被唤醒后经过32个时钟周期的缓冲时间后再进行其它的操作,这样可以避免在系统被唤醒后造成ROM读取错误。4.1.2锁相环PLL(PhaseLockLoop)振荡器PLL电路的作用是将系统提供的实时时钟的基频(32768Hz)进行倍频,调整至49.152MHz、40.96MHz、32.768MHz、24.576MHz或20.480MHz。系统默认的P

8、LL自激振荡频率为24.576MHz。PLL的电路框图如图4.2所示。我们可以从

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。