基于vhdl的出租车计价器的设计new

基于vhdl的出租车计价器的设计new

ID:33863706

大小:250.60 KB

页数:16页

时间:2019-02-28

基于vhdl的出租车计价器的设计new_第1页
基于vhdl的出租车计价器的设计new_第2页
基于vhdl的出租车计价器的设计new_第3页
基于vhdl的出租车计价器的设计new_第4页
基于vhdl的出租车计价器的设计new_第5页
资源描述:

《基于vhdl的出租车计价器的设计new》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、目录一概述............................................................................................................................1二总体设计....................................................................................................................22.1设计要求...................

2、.........................................................................................22.2设计思路............................................................................................................22.3设计流程图................................................................

3、........................................2三系统仿真结果及分析................................................................................................4仿真波形图分析.......................................................................................................4四总结及体会.............

4、...................................................................................................7参考文献..........................................................................................................................8附录(程序源代码)..........................................

5、............................................................9《EDA技术》课程设计一概述随着我国国民经济生产总值的增加以及人民生活水平的提高,各大中小城市的出租车营运事业发展迅速,出租车已经成为人们日常出行选择较为普通的交通工具。出租车计价器是出租车营运收费的专用智能化仪表,是使出租车市场规范化、标准化的重要设备。一种功能完备,简单易用,计量准确的出租车计价器是加强出租车行业管理,提高服务质量的必需品。本设计采用VHDL硬件描述语言作为设计手段,采用自顶向下的设计思路,得到一种出租车计价系

6、统的软件结构,通过QuartusⅡ软件下进行仿真,证明所设计的电路系统完成了出租车计价的功能,各项指标符合设计要求。该设计虽然功能简单,智能化水平比较低,但仍具有一定的实用性。该设计是在VHDL的基础上对出租车计价器进行设计来实现其基本功能的,与以往的基于单片机的数模混合电路相比,FPGA具有稳定性好、抗干扰能力强、电路实现简单、程序简单等优点,且非常适合做为出租车计价器的控制核心,所以选择用VHDL来对计价器进行设计来实现其功能。出租车计价器的实现将大大改善人们出行时因为讨价还价而带来的烦恼,从而使人们的心情比较愉悦。本设计是对出租车计价器的四个模

7、块进行分析的,综述如下:分频模块:分频模块是其它模块的基础,输入时钟选为32Hz,分频后的时钟频率为1Hz,为后续模块提供基本时钟。等待时间模块:该模块针对乘客确认下车前的等待而言,比如堵车、中途下车的情况,通过1Hz脉冲计数,每一分钟计时加一,最大计时时间显示为99分钟。路程模块:该模块是对车辆行驶路程进行计数,以1Hz时钟为基础,检测行程脉冲,路程模块中有内部变量来判断路程,当大于3公里、20公里时,分别有相应的使能信号对此作出记录,最大路程显示为99公里。计费模块:该模块是基于等待时间模块和路程模块对费用进行控制的。通过内部使能信号分别计算3公

8、里以内、3-20公里以及20公里以后的费用。本设计是基于VHDL进行编程,然后在QuartusⅡ进行波形仿真

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。