嵌入式硬件平台设计ppt培训课件

嵌入式硬件平台设计ppt培训课件

ID:33484305

大小:1.94 MB

页数:75页

时间:2018-05-23

嵌入式硬件平台设计ppt培训课件_第1页
嵌入式硬件平台设计ppt培训课件_第2页
嵌入式硬件平台设计ppt培训课件_第3页
嵌入式硬件平台设计ppt培训课件_第4页
嵌入式硬件平台设计ppt培训课件_第5页
资源描述:

《嵌入式硬件平台设计ppt培训课件》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、第三章嵌入式硬件平台设计132存储器系统设计(第四章内容)S3C2410简介最小系统设计4引脚描述嵌入式系统的软硬件框架串口、并口、USB、以太网等LED、LCD、触摸屏、鼠标、键盘等Linux、Vxworks、uC/OS-II等第三章嵌入式硬件平台设计132存储器系统设计S3C2410简介最小系统设计4引脚描述3.1S3C2410简介S3C2410是Samsung公司推出的16/32位RISC处理器,主要面向高性价比、低功耗的手持设备应用。S3C2410有S3C2410X和S3C2410A两个型号,A型是X型的改进型,具有更好的性能和更低的功耗。CPU内核为16/32位ARM

2、920T内核,采用AMBA新型总线结构。AHB(AdvancedHighperformanceBus)ASB(AdvancedSystemBus)APB(AdvancedPeripheralBus)独立的16KB指令cache和16KB数据cache嵌入式硬件平台设计3.1.1S3C2410内部结构嵌入式硬件平台设计3.1.2S32410A的技术特点(1)体系结构采用ARM920TCPU内核;增强的ARM体系结构MMU,支持WinCE、EPOC32和Linux;使用指令cache、数据cache内部采用先进的微控制器总线体系结构(2)系统管理器支持小端和大端方式;地址空间:每个

3、bank有128MB,总共1GB;每个bank支持可编程的8位、16位、32位数据总线宽度;支持SDRAM的自动刷新和掉电模式;支持各种类型的ROM启动。S3C2410片上资源16KB数据Cache,16KB指令Cache,MMU,外部存储器控制器;LCD控制器(支持黑白、灰度、ColorSTN、TFT屏),触摸屏接口;NANDFLASH控制器,SD/MMC接口支持,4个DMA通道;3通道UART、1个多主I2C总线控制器、1个I2S总线控制器;4通道PWM定时器及一个内部定时器;117个通用I/O口;24个外部中断源;8通道10位ADC;实时时钟及看门狗定时器等。两个USB主

4、/一个USB从;S3C2410片上资源时钟管理片上MPLL和UPLLUPLL产生用于USB主机/设备操作的时钟MPLL产生操作MCU的时钟:CPU所需的FCLK时钟,AHB的HCLK和APB的PCLK电源管理模式:Normal、Slow、Idle、Poweroff正常模式为正常运行模式慢速模式为不加PLL的低时钟频率空闲模式只停止CPU的时钟掉电模式切断所有外设和内核的电源S3C2410片上资源中断控制器55个中断源电平/边沿触发模式工作电压内核:1.8V,最高工作频率200MHz内核:2.0V,最高工作频率266MHzI/O及存储器:3.3V封装:272-FBGA3.4.3S

5、3C2410的存储器控制S3C2410A的存储器控制器提供访问外部存储器所需要的存储器控制信号,具有以下特性:支持小/大端(通过软件选择)。地址空间:每个bank有128MB(总共有8个bank,共1GB)。除bank0只能是16/32位宽之外,其他bank都具有可编程的访问位宽(8/16/32位)。总共有8个存储器bank(bank0~bank7):一其中6个用于ROM,SRAM等;一剩下2个用于ROM,SRAM,SDRAM等。7个固定的存储器bank(bank0~bank6)起始地址。最后一个bank(bank7)的起始地址是可调整的。最后两个bank(bank6和bank

6、7)的大小是可编程的。所有存储器bank的访问周期都是可编程的。总线访问周期可以通过插入外部等待来扩展。支持SDRAM的自刷新和掉电模式。支持各种ROM启动。1112[不使用NANDFlash作为启动ROM][使用NANDFlash]作为启动ROM]注意:①SROM表示是ROM或SRAM类型的存储器;②SFR指特殊功能寄存器。图3.2.1S3C2410A复位后的存储器映射第三章嵌入式硬件平台设计132存储器系统设计S3C2410简介最小系统设计4引脚描述S3C2410的引脚分布图引脚描述总线控制信号SDRAM/SRAM信号类型描述nSRASOSDRAM行地址锁存信号nSCASO

7、SDRAM列地址锁存信号nSCS[1:0]OSDRAM片选DQM[3:0]OSDRAM数据屏蔽SCLK[1:0]OSDRAM时钟SCKEOSDRAM时钟使能nBE[3:0]O字节允许信号nWBE[3:0]O写字节使能NANDFlashLCD控制信号中断控制信号DMA控制信号UART控制信号ADCIIC-BUS控制信号IIS-BUS控制信号触摸屏接口控制信号SPI接口信号USB从接口信号USB主接口信号23GPIOTIMER/PWM控制信号复位和时钟信号JTAG测试逻辑电源芯片及引脚分析具有大

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。