h3c+msr2630路由器板间通信系统设计与实现

h3c+msr2630路由器板间通信系统设计与实现

ID:33436978

大小:1.02 MB

页数:64页

时间:2019-02-26

h3c+msr2630路由器板间通信系统设计与实现_第1页
h3c+msr2630路由器板间通信系统设计与实现_第2页
h3c+msr2630路由器板间通信系统设计与实现_第3页
h3c+msr2630路由器板间通信系统设计与实现_第4页
h3c+msr2630路由器板间通信系统设计与实现_第5页
资源描述:

《h3c+msr2630路由器板间通信系统设计与实现》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、代号10701学号1101120616分类号TP915.05密级公开UDC编号题(中、英文)目H3CMSR2630路由器板间通信系统设计与实现TheDesignandImplementationofIPCSystemintheH3CMSR2630Router作者姓名刘筱君学校指导教师姓名职称卢小峰副教授工程领域电子与通信工程企业指导教师姓名职称王洪娟高工论文类型应用研究提交论文日期二零一四年三月万方数据万方数据西安电子科技大学学位论文独创性(或创新性)声明秉承学校严谨的学风和优良的科学道德,本人声明所呈交的论文是我个人在导师的指导

2、下进行的研究工作及所取得的研究成果。尽我所知,除了文中特别加以标注和致谢中所罗列的内容以外,论文中不包含其他人已经发表或撰写过的研究成果;也不包含为获得西安电子科技大学或其它教育机构的学位或证书而使用过的材料。与我一同工作的同志所做的任何贡献均已在论文中做了明确的说明并表示了谢意。申请学位论文与资料若有不实之处,本人承担一切相关责任。本人签名:______________日期:______________西安电子科技大学关于论文使用授权说明本人完全了解西安电子科技大学有关保留和使用学位论文的规定,即:研究生在校攻读学位期间论文工作

3、的知识产权单位属西安电子科技大学。学校有权保留送交论文的复印件,允许查阅和借阅论文;学校可以公布论文的全部或部分内容,可以允许采用影印、缩印或其它复制手段保存论文。同时本人保证,毕业后结合学位论文研究课题再撰写的文章一律署名单位为西安电子科技大学。(保密的论文在解密后遵守此规定)本人签名:______________日期:______________导师签名:______________日期:______________万方数据万方数据摘要本论文所设计实现的板间通信系统来自于H3C公司MSR系列2630型号路由器G.BIS接口驱动

4、开发项目。MSR2630路由器采用FREESCALE公司P1016型号CPU作为其主机CPU,内置以太控制器,内部总线为PCI总线,每秒可传送2Gbit信息。G.BIS板卡采用LANTIQ公司的SOCRATESPEF24628芯片作为其PHY芯片,同时板卡上也有CPU。G.BIS协议是G.SHDSL(对称高速数据链路)协议的增强型物理层协议,通常使用ATM协议作为其链路层协议。G.BIS芯片在建立通信链路时需要长时间的协商过程,并且在正常工作时需要对链路状态做随时检测和调整,对接的G.BIS接口链路上存在大量协商报文。基于以上原因

5、,H3C公司的G.BIS接口需要一个单独的CPU系统来专门实现对G.BIS芯片的操作,并且这个CPU要与路由器主机的CPU实现数据及控制信号的无差错传输,这就需要实现一个基于分布式操作系统的板间通信系统。在对项目实际情况进行分析后,决定设计一个具备如下两个关键特性的私有协议栈:控制报文回应和超时重传特性以及数据报文同步序列号保证特性,并将这两个特性整合到了私有协议栈的特有层次:板间通信层,下文简称为IPC(Inter-processCommunication)层。IPC层的主要功能是:对需要发送的报文进行分割并添加IPC帧头,对收

6、到的帧去除IPC头并重组为报文;源节点在发送控制报文后会检测是否收到回应报文,若等待时间耗尽仍未收到回应报文则视为发送失败,需要重新发送控制报文;目标节点在收到控制报文后会发送回应报文,在收到数据报文后会检测帧头中的同步序列号相对顺序是否正确,不正确则丢弃整个数据包。在整个通信模型实现后对G.BIS板卡做了性能测试和流量测试,测试结果达到设计标准。关键词:对称高速数据链路协议栈板间通信层分割重组万方数据万方数据AbstractTheprotocolstackdesignedandimplementedinthispapercome

7、sfromtheG.BISdriverdevelopmentprojectofMSR2630routeroftheH3CCompany.MSR2630routerusesFREESCALECompanyP1016asitshostCPU,thisCPUhasabuilt-inEthernetcontroller;theinternalbusisaPCIbuswitharateof2Gbitpersecond.TheG.BISboardadoptsLANTIQCompany’sPEF24628chipasitsPHYchip,att

8、hesametime,italsohasaCPUboard.G.BISisanenhancedphysicallayerprotocolagreementtoG.SHDSL(SymmetriedHigh-speedDigitalLink),andA

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。