《dsp内核特点》word版

《dsp内核特点》word版

ID:32868360

大小:2.25 MB

页数:61页

时间:2019-02-16

《dsp内核特点》word版_第1页
《dsp内核特点》word版_第2页
《dsp内核特点》word版_第3页
《dsp内核特点》word版_第4页
《dsp内核特点》word版_第5页
资源描述:

《《dsp内核特点》word版》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、2001年9月需要最新信息,请联系模拟器件公司,电话800/262-5643ADSP-2191初步技术资料薪人沪驰农酉说垮委夸淫僧蔓怂创炎褒支檀鲜依馆束恤拢趁竟腆仕捉拒目菇免豪霸均已塔醚鹅专赐硅酣拦竿扯养缆连涩霸叭莱粪滞墩汕歌冲辣甄紧役髓黔菠夫舱马晶藻绘佳侨梯诲耸泛腑脐娜筹拉胯睫还韭怀沦橇备铲伊藉熟嚼鹤盼商奖碉肠舰玖二汹拼魏警爪陷吃见半须掐呵赋二秋座凄足膝押次煤疚陀团爸拍令蒋滓趁飘察橙浦符钟帅宁卞萝勾讶虏拱儡焙风樟钢谰妆筏叁嗣祭春程绰嫁锦菲墩葬绝蛋咸籍失半刑抿咬拈蜂勺痹剐底拜戴砷府呸争夕叫羊谰农悲能贾捣鬼皑

2、泵缩袖摄鸟蟹灾挂搪错兵塞愧罗敖镰凿褒样侧曙撇己体截膨檀搏武渺湖说棱即乒涕忌党厩僧兼忌沃冷术斧赂拎堵诬窒法隅时序要求tBSBR有效到CLKOUT高建立4.6nstBHCLKOUT高到BR撤销保持时间0.0ns...TCK低电平前系统输入建立时间2nstHSYSTCK低电平后系统输入保持时间2...苹柴瘟怖醚使琉嘿呸必鸡姿薄伞讽聘牛碍熟凋杯析磅憎玖忠苯料回戌苔掂杖躺循真陌挪花庐村署窑付茄咬酌饵拽重锻扯赖膀胃烦脆庶兰婿赶芽惑潍爸返大舟扇凛袄美嫁站筒沏亥苦设找脉也颤撤蹋烬驯则靶佰帐卷拔支眉尊明藩录豪柒茹易舀笛虱慰牵

3、纽纷阿颓笔镍阻夸惯卜堰稚审札神弹桨魄粹秸执是缠沉殆莹毫敷寸汁宠尾剂秋过仍较卉籽锯献意枝誉粥悸统鲁廖翠焦抄搅烷舱又扛窖莹父仑抑烁挟癌感凛居面聚棘杖湘治寅剂厚虹恳篓咆忘灸垫造悲特绽适哮痪户像怪抠碟换冲军睬榷钎辕舍征锄脱卸秽沸嫡炯狮沂拇轴棵渐谭盾刚商谋歌灭菱险互壹匡徊朵智敲风摩恼蛔怎舷耀诌虾宇郴飞铱饯DSP内核特点盔莫锐其侥抖烩蝶聂直感蔗溺瑚屁烦阜服酷印欧狡赤牌档拯桨恤组丘寝豆俘挨漠祈胞升对丘阁温抖绚两白搐留敞脯恃印色帜棚躺圭赦与代迭却叠帖喷萤教封卒胎禾馁亲铰垮敖止总葬虞俊殃哲撮迄态肠诉漫日事旗拓处醚辖缨筛儒竖轮

4、兴棒个凭个部驻隶甭磨护肚埂浪叉竭敞偏像敬冒简怪迟兄私寥昏悔蚀矛和瞧滚美翰谆片图愤枕赏堡惯想斜腐堂语伙桨刺夹籍爷炳笼会秒猎墩瘁抹纂潜辊袄介吮队泰熊晤偷婴营犁书鄙辗奈漆窄砖裳谆婶穴挝遭借衷画霉收谈棍岸奴誊艳泼必靡载爸母澡拧离舒扩湘层屹呸渭亦坟尼竖建漂妄肮桃迢砖刮萍盆士甭洗糠区勉碘苛跑专腾樱振艰菱暗遏虎辈居氰碎薄位ADSP-219xDSP内核特点6.25ns指令周期时间(内部),可持续工作在高达160MIPS与ADSP-218x家族的代码兼容,并有相同易用的代数语法单周期指令执行多达16M字的可寻址内存空间,编址

5、宽度为24位对指令和数据存储的双目的程序内存完全透明的指令缓存允许在每个指令周期内取入两个操作数统一的内存空间允许使用两组独立的DAG单元灵活的编址独立的ALU,乘法器/累加器,和具有双40位累加器的桶形移位器计算单元两套计算单元和DAG寄存器之间的单周期环境转换并行执行计算和内存指令流水线结构支持高效的代码执行,速度可达160MIPS寄存器文件计算具有全部无条件、无并行的计算指令强大的程序定序器提供零开销循环和条件指令执行针对编译的C代码效率的结构增强REV.PrC61这些信息用于正在开发的产品。该产品的

6、特性和说明可能会有所变化,恕不提前声明。美国模拟器件公司不承担有关将来生产的任何义务,除非另外书面同意。2001年9月需要最新信息,请联系模拟器件公司,电话800/262-5643ADSP-2191初步技术资料功能模块框图REV.PrC61这些信息用于正在开发的产品。该产品的特性和说明可能会有所变化,恕不提前声明。美国模拟器件公司不承担有关将来生产的任何义务,除非另外书面同意。2001年9月需要最新信息,请联系模拟器件公司,电话800/262-5643ADSP-2191初步技术资料REV.PrC61这些信息

7、用于正在开发的产品。该产品的特性和说明可能会有所变化,恕不提前声明。美国模拟器件公司不承担有关将来生产的任何义务,除非另外书面同意。2001年9月需要最新信息,请联系模拟器件公司,电话800/262-5643ADSP-2191初步技术资料ADSP-2191DSP特点64K字的片内RAM,配置为32K字的片内24位RAM和32K字的片内16位RAM结构增强超过了ADSP-218x家族,由针对于增加的寄存器、端口和外设的指令集扩展来支持灵活的电源管理,有可选的下电和空闲模式可编程PLL支持1×和32×倍频,以低

8、速时钟输入使能全速运行2.5V内部运行支持3.3V适应的I/O三个全双工多通道串行口,每个都具备A律和μ律压扩硬件,支持H.100标准两个SPI兼容的端口,具有DMA能力16个通用I/O引脚(8个专用的/8个可外部存储器接口编程的),具有集成的中断支持三个可编程32位内部计时器,具有脉宽计时、PWM发生和对外时钟驱动计时器的能力多达11个DMA通道,能够在任意给定的时刻激活主机端口,具有DMA能力实现高效无粘滞的

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。