基于fpga的rf无线通信技术的研究及实现

基于fpga的rf无线通信技术的研究及实现

ID:32370374

大小:551.65 KB

页数:4页

时间:2019-02-03

基于fpga的rf无线通信技术的研究及实现_第1页
基于fpga的rf无线通信技术的研究及实现_第2页
基于fpga的rf无线通信技术的研究及实现_第3页
基于fpga的rf无线通信技术的研究及实现_第4页
资源描述:

《基于fpga的rf无线通信技术的研究及实现》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、第12卷第4期哈尔滨理工大学学报Vol112No142007年8月JOURNALHARBINUNIV.SCI.&TECH.Aug.,2007基于FPGA的RF无线通信技术的研究及实现刘志坚,王培东(哈尔滨理工大学计算机科学与技术学院,黑龙江哈尔滨150080)摘要:详细阐述了基于FPGA的RF无线通信技术的原理及硬件设计.从系统的角度提出RF无线通信的完整设计方案,给出了基于CycloneII芯片的NiosII的RF无线通信模块框图.实验结果表明,采用ALTERA的CycloneII芯片设计实现RF无线通信具有明显优势

2、.关键词:RF无线通信;可编程片上系统(SOPC);现场可编程门阵列(FPGA);NiosII中图分类号:TN914文献标识码:A文章编号:1007-2683(2007)04-0054-03RFWirelessCommunicationsTechnologyBasedonFPGALIUZhi2jian,WANGPei2dong(ComputerScience&TechnologyCollege,HarbinUniv.Sci.Tech.,Harbin150080,China)Abstract:Theprinciplean

3、dhardwaredesignofRFbasedontheFPGAhavebeenintroducedindetail.TheintegritydesigningschemeofRFwirelesscommunicationsisputforwardfromthesystemandtheblockdiagramsofthestudyaredrawnbasedonNiosIIsoftcoreofCycloneII.Theresultindicatesthatithasmoreadvantagetoreal2izeRFwi

4、relesscommunicationsbythechipofALTERA’sCycloneII.Keywords:RFwirelesscommunications;systemonprogrammablechip(SOPC);fileldprogrammablegatear2ray(FPGA);NiosIIALTERA公司提出的可编程片上系统(system1总体设计和系统架构[1]onprogrammablechip,SOPC)解决方案,使得现场可编程门阵列(fieldprogrammablegatearray,简称

5、本系统实现的功能为将按键信息通过RF发射FPGA)在嵌入式系统领域的地位越来越重要.端发射出去,而由RF接收端接收显示到LED并通SOPC是PLD和ASIC技术融合的结果,集成了过UART将按键信息发送到上位机.为了方便,本系硬核或者软核CPU、DSP、存储器、外围I/O及可编统将发射端和接收端设计在同一块开发板上.采用程逻辑的SOPC芯片,在应用的灵活性和价格上有Altera公司的CycloneEP2C35嵌入式系统开发板和极大的优势.Altera公司提供的NiosII处理器是用HT12E编码器以及HT12D解码器实

6、现.系统模块组于可编程逻辑器件的可配置的软核处理器,与Al2成框图如图1所示.[4]tera的低成本CycloneFPGA组合,具有很高的性能本系统采用基于NiosII处理器的SOPC设计[2][3]价格比.本系统采用NiosII和CycloneEP2C35方案,将一个完整产品的各个功能模块集成在一块[5]嵌入式系统开发板,选用HT12E编码器和HT12DFPGA芯片上,包括处理器、存储器、硬件加速单解码器实现了一个RF无线通信系统.元、与外围设备的接口I/O、模/数混合电路(AD/DA收稿日期:2006-12-12作

7、者简介:刘志坚(1980-),男,哈尔滨理工大学硕士研究生.©1994-2008ChinaAcademicJournalElectronicPublishingHouse.Allrightsreserved.http://www.cnki.net第4期刘志坚等:基于FPGA的RF无线通信技术的研究及实现55等)等,构成一个可编程片上系统.A0A1A2A3A4A5A6A7AD8AD9AD10AD11图3HT12E的数据输出格式在使用这对编码与解码IC还必须注意到,由于此编码与解码器皆为RC振荡器,所以必须选择适当电阻值,

8、使得HT12D的震荡频率为HT12E的50倍,这样,可使得解码端更容易辨识接收到讯号是否2系统硬件设计为解码端所发送.系统的硬件平台结构如图2所示.本系统的硬件平台主要在Altera的NiosIICy2clone嵌入式开发板上实现.选用Altera的Cyclone图4所示为发射端的电路图,发射端采用编号版本的NiosII开发套件,

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。