微处理器中分支处理技术的开发与研究

微处理器中分支处理技术的开发与研究

ID:32045505

大小:3.25 MB

页数:60页

时间:2019-01-30

微处理器中分支处理技术的开发与研究_第1页
微处理器中分支处理技术的开发与研究_第2页
微处理器中分支处理技术的开发与研究_第3页
微处理器中分支处理技术的开发与研究_第4页
微处理器中分支处理技术的开发与研究_第5页
资源描述:

《微处理器中分支处理技术的开发与研究》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、摘要现代微处理器普遍采用流水线、超级流水线、超标量流水线等技术来提高指令并行度,但指令流中的分支指令往往造成流水线效率损失,影响其性能的发挥。论文研究内容基于企业研发的一款双核通信处理SOC芯片中32位嵌入式精简指令集微处理器,本人在项目中负责此微处理器中流水线优化工作和分支处理单元的设计。本文所设计的分支处理单元采用了一种分支折叠和分支预测技术并用的分支处理策略,它能有效解决分支指令给流水线造成的阻塞。分支折叠能够将部分分支指令在调入指令执行阶段之前清除出指令流水线;基于条件码的静态分支预测方法有效地利

2、用了体系结构中指令集特点,在实现低分支处理机制复杂度的同时也能获得较高的分支预测效率。本文在完成了此微处理器中分支处理单元各模块的设计之后,建立了相关验证环境,仔细编写验证计划和测试程序,进行了高覆盖率的系统功能验证,逐步检验各个模块功能及系统工作。采用0.18uln标准单元库的后端设计即将结束,准备流片,主频达到266MHZ。对研究结果进行了总结表明,所设计的分支处理单元能切实有效地提高微处理器中流水线效率。关键词:流水线分支处理分支折叠分支预测ABSTRACTIIIModemmicroprocesso

3、rscommonlyUSCpipelinetechnology,superpipelinetechnology,andsuperscalartechnologytoimprovetheparallelismofinstructionsexecution.ButthebranchesintheinstructionstreamcanmakethestallsintheinstructionpipelinewhichCandecreasetheperformanceofthemicroprocessor.Th

4、isthesismainlytalksaboutthedesignofanembeddedRISCmicroprocessorcoreinthecorporationprojectofacommunicationSOC.Ihadthechancetoparticipateintheoptimizingworkofthepipelineinthismicroprocessor.Myresearchworkfocusedonthedesignandresearchofthebranchprocessingun

5、itwhichincludestwomechanismsforreducingtheimpactofbranchinstructionsinthedesignedpipeline:branchfoldingandbranchprediction.Thebranchfoldingmechanismcanfoldcertainbranchesoutoftheinstructionpipeline.Staticbranchpredictionmechanismusethecompilerorassemblyla

6、nguageprogrammingtosetabittotheconditionalbranchinstructionwhichhelpsspecifywhetherthebranchispredictedtobetakenornottakentoachievehighpipelineefficiencywithlowcomplexityofthebranchprocessingmechanisms.Afterthepipelinefixingandthemodulesdesignofthebranchp

7、rocessingunitinthemicroprocessor,testbenchandverificationplanwithseveraltestprocedureswerebuiltupfortheprocessor.ComprehensivefunctionalverificationforthebranchprocessingunitWasfinishedtoensurethefeasibilityofthebranchstrategies.Thebackenddesignofthewhole

8、chipwimtheO.18umcelllibrarywillbefinishedwiththestartofthewafer姗.Themicroprocessorwillhavetheprocessingfi'equencyof266MHZ.TheresearchresultsindicatethatourstrategiesCaneffectivelyimprovetheefficiencyofthepipelineint

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。