基于fpga光接收机数据恢复电路设计和实现

基于fpga光接收机数据恢复电路设计和实现

ID:31994738

大小:6.07 MB

页数:81页

时间:2019-01-30

基于fpga光接收机数据恢复电路设计和实现_第1页
基于fpga光接收机数据恢复电路设计和实现_第2页
基于fpga光接收机数据恢复电路设计和实现_第3页
基于fpga光接收机数据恢复电路设计和实现_第4页
基于fpga光接收机数据恢复电路设计和实现_第5页
资源描述:

《基于fpga光接收机数据恢复电路设计和实现》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、电子科技大学硕士学位论文基于FPGA的光接收机数据恢复电路的设计与实现姓名:王宇磊申请学位级别:硕士专业:光学工程指导教师:周东20080501摘要随着信息产业的不断发展,人们对数据传输速率要求越来越高,从而对数据发送端和接收端的性能都提出了更高的要求。接收机的一个重要任务就是在于克服各种非理想因素的干扰下,从接收到的被噪声污染的数据信号中提取同步信息,并进而将数据正确的恢复出来。而数据恢复电路是光纤通信和其他许多类似数字通信领域中不可或缺的关键电路,其性能决定了接收端的总体性能。目前,数据恢复电路的

2、结构主要有“时钟提取刀和“过采样一两种结构。基于“过采样"的数据恢复方法的关键是过采样,即通过引入参考时钟,并增加时钟源个数的方式来代替第一种方法中的“时钟提取"。与“时钟提取"的数据恢复方法相比,基于“过采样"的数据恢复方法在性能上还有较大的差距,但是后者拥有高带宽、立即锁存能力、较低的等待时间和更高的抖动容限,更易于通过数字的方法实现,实现更简单,成本更低,并且这是一种数字化的模拟技术。如果能通过“过采样’’方法在普通的逻辑电路上实现622.08Mb/s甚至更高速率的数据恢复,并将它作为一个IP模

3、块来代替专用的时钟恢复芯片,这无疑将是性能和成本的较好结合。本文主要研究“过采样”数据恢复电路的基本原理,通过全数字的设计方法,给出了在低成本可编程器件FPGA上实现数据恢复电路两种不同的过采样的实现方案,即基于时钟延迟的过采样和基于数据延迟的过采样。基于时钟延迟的过采样数据恢复电路方案,通过测试验证,其最高恢复的数据传输率可达到640Mb/s。测试结果表明,采用该方案实现的时钟恢复电路可工作在光纤通信系统STM.4速率级,即622.08MHz频率上,各方面指标基本符合要求。关键词:光纤通信,数据恢复

4、电路,过采样,数字化模拟技术ABSTRACTWiththedevelopmentofthecommunicationandinformationindustry,thereisallincreasingdemandonhigh—speeddatatransmission,andalsoonperformanceoftransmittersandreceivers.Oneoftheimportanttasksofthereceiverisextractingthesynclll『onousinforma

5、tionfromthereceiveddatawhichispollutedbynoise,andrecoveringthedataexactly.Thereforedatarecoverycircuit(DRC)isthekeycomponentinopticaltransmissionsystemsaswellasinotherfieldofdigitaltransmission.TheperformanceofDRCdeterminestheoverallperformanceoftherece

6、ivertosomeextent.Atpresent,therealemainlytwokindsofstructureofDRC-clockextractionandoversampling.ThekeypointofoversamplingDRCisoversample,whichadoptedanewapproachofintroducingalocalreferenceclockandincreasingthenumberofsamplingclockstoinsteadoftheclocke

7、xtraction.ComparedwithDRCwithclockextraction,DRCwithoversamplinghasasignificantgapinhigh—speedperformance.ButDRCwitlloversamplinghasawide—bandwidth,immediatelatchescapacity,lowerlatencyandhigherjittertolerance.Itiseasiertoberealizedbydigitalwaywithlower

8、cost.Thisisailewdesignmethodologyofdigital—baseanalog(DBA).Ifoversamplingcallbeachievedat622.08Mb/Sorevenhigherratebydatarecoveringinlogiccircuit,itwillbeusedasanIPmoduleinsteadoftheclockrecoverychip.Itwouldbeaperfectcombinationo

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。