微机原理期末考试重点总结

微机原理期末考试重点总结

ID:31582482

大小:190.05 KB

页数:15页

时间:2019-01-14

微机原理期末考试重点总结_第1页
微机原理期末考试重点总结_第2页
微机原理期末考试重点总结_第3页
微机原理期末考试重点总结_第4页
微机原理期末考试重点总结_第5页
资源描述:

《微机原理期末考试重点总结》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、把寻找操作数的方式叫做(操作数)寻址方式立即数寻址方式寄存器寻址方式存储器寻址方式1、直接寻址方式2、寄存器间接寻址方式3、寄存器相对寻址方式4、基址变址寻址方式5、相对基址变址寻址方式微处理器的定义微处理器即中央处理单元,采用大规模集成电路技术制成的半导体芯片,内部集成了计算机的主要部件:控制器、运算器、寄存器组。微处理器通过执行指令序列完成指定的操作,处理器能够执行全部指令的集合就是该处理器的指令系统。微机的总线结构的好处,使用特点。包括总线定义,分类。总线定义:指传递信息的一组公用导线,总线结构的好处:总线结构使得微机

2、系统组态灵活,扩展方便。使用特点:在某个时刻只有一个总线主控设备控制系统总线。某一时刻只能有一个设备向总线发送信号,但可以有多个设备同时从总线上获取信号。总线按传输信号可以分为数据总线(用于CPU与其他部件之间传递信息,具有三态功能,且是双向的)、地址总线(用于传递CPU要访问的存储单元或I/O接口的地址信号)、控制总线(连接CPU的控制部件和内存、I/O设备等,用来控制内存和I/O设备的全部工作)冯×诺依曼存储程序工作原理1、将采取二进制形式表示数据和指令。指令由操作码和地址码组成2、将程序和数据存放在存储器中,计算机在工

3、作时从存储器取出指令加以执行,自动完成计算任务。3、指令的执行是顺序的,即一般按照指令在存储器中存放的顺序执行,程序分支由转移指令实现。4、计算机由存储器、运算器、控制器、输入设备和输出设备五大基本部件组成,并规定了各部件的基本功能。8086微处理器的构成、每一个T状态的主要工作。基本的存储读、写总线周期构成。常用的控制信号。总线周期是指CPU通过总线与外部(存储器或I/O端口)进行一次数据交换的过程,即完成一次总线操作的时间指令周期是指一条指令经取指、译码、操作数读写直到指令完成所需要的时间。存储器读总线周期:T1状态——

4、输出存储器的地址T2状态——输出控制信号-RD,选通存储器;DEN信号,选通数据收发器T3和Tw状态——检测数据传送是否能够完成T4状态——前沿读取数据,完成数据传送存储器写总线周期:T1状态——输出20位存储器地址A19~A0T2状态——-WR信号有效,-DEN信号有效以输出数据D7~D0T3和Tw状态——-WR、-DEN等控制信号持续有效,T3时钟下降沿检测READY信号,决定15是否插入Tw;Tw期间,各信号延续状态。T4状态——完成数据传送,并准备过渡到下一操作。-WR、-DEN转为无效。常用的控制信号:ALE地址锁

5、存允许,输出、三态、高电平有效IO/-M:I/O或存储器访问,输出、三态-WR:写控制,输出、三态、低电平有效-RD:读控制,输出、三态、低电平有效INTR、-INTA等存储器地址的译码问题全译码:所有的系统地址线均参与对存储单元的译码寻址特点:采用全译码,每个存储单元的地址都是唯一的,不存在地址重复译码电路可能比较复杂、连线也较多部分译码:只有部分(高位)地址线参与对存储芯片的译码特点:每个存储单元将对应多个地址(地址重复),需要选取一个可用地址可简化译码电路的设计、但系统的部分地址空间将被浪费存储芯片为什么要设置片选信号

6、?它与系统地址总线有哪些连接方式?采用何种连接方式可避免地址重复?采用哪些连接方式可节省用于译码的硬件?解答:片选信号说明该存储器芯片是否被选中正常工作,设置它可以比较方便地实现多个存储器芯片组成大容量的存储空间存储器片选信号通常与CPU地址总线的高位地址线相关联,可以采用“全译码”、“部分译码”、“线选译码”方式采用全译码方式可以避免地址重复采用部分或线选译码可以节省译码硬件8086微处理器的内部结构,EU、BIU的定义和作用,流水线。BIU(总线接口单元):由指令队列、指令指针、段寄存器、地址加法器和总线控制逻辑构成。该

7、单元管理着8088与系统总线的接口、负责CPU对存储器和外设进行访问。EU(执行单元):由ALU、通用寄存器、标志寄存器和指令译码逻辑等构成,它负责指令的译码、执行和数据的运算。两个单元相互独立,分别完成各自操作。两个单元可以并行执行,实现指令取指和执行的流水线操作158086的寻址方式。物理地址和逻辑地址的定义。两者之间转换。8086系统存储器采用分段管理方式。(要求很熟练)对于每个存储器单元都有一个唯一的20位地址,称为物理地址。在8088的总线内部和用户编程时,所采用的“段地址:偏移地址”形式,称为逻辑地址。一个存储器

8、单元可以拥有多个逻辑地址,但可能拥有唯一的物理地址。转换过程:先将段寄存器提供的16位段地址左移四位,低位补0,恢复为20位地址,然后与由各种寻址方式提供的16位偏移地址相加,即得到20位的物理地址。8086微处理器的内部构成。8086的寄存器结构,标志寄存器中每一个标志位的含义及应用。8

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。