基于fpga的信号发生器

基于fpga的信号发生器

ID:3146322

大小:180.00 KB

页数:18页

时间:2017-11-20

基于fpga的信号发生器_第1页
基于fpga的信号发生器_第2页
基于fpga的信号发生器_第3页
基于fpga的信号发生器_第4页
基于fpga的信号发生器_第5页
资源描述:

《基于fpga的信号发生器》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、基于FPGA的信号发生器设计论文基于FPGA的信号发生器摘要本次设计课题为应用VHDL语言及MAX+PLUSII软件提供的原理图输入设计功能,结合电子线路的设计加以完成一个可应用于数字系统开发或实验时做输入脉冲信号或基准脉冲信号用的信号发生器,它具结构紧凑,性能稳定,设计结构灵活,方便进行多功能组合的特点,经济实用,成本低廉。具有产生三种基本波形脉冲信号(正弦波、矩形波和三角波),以及三次(及三次以下)谐波与基波的线性组合脉冲波形输出,且单脉冲输出脉宽及连续脉冲输出频率可调,范围从100HZ到1kHZ,步进为100HZ;幅度可调

2、,从0到5伏,步进为0.1V。关键词:信号发生器,FPGA,EDA,VHDL语言。AbstractThedesignprojectfortheapplicationVHDLlanguageandMAX+PLUSIIsoftwareprovidestheprinciplediagraminputfunctiondesign,combinedwiththedesignoftheelectroniccircuittocompleteacanbeappliedtodigitalsystemdevelopmentorexperimentd

3、oinputpulsesignalorreferencepulsesignalwithsignalgenerator,ithascompactstructure,stableperformance,designstructureagile,facilitatemulti-functioncombinationofcharacteristics,economicandpractical,thecostislow.Abilitytoproducethreebasicwavepulsesignal(sinewave,rectangul

4、arwaveandtriangularwave),andthreetimes(andthreetimesthefollowing)harmonicandbasewavelinearcombinationofthepulsewaveformoutput,andthesinglepulseoutputpulsewidthandcontinuouspulseoutputfrequencyadjustable,rangingfrom100hzto1KHZ,stepbystepfor100hz;Amplitudecanbeadjusted

5、from0to5V,stepbystepto0.1V.Keywords:Signalgenerator,FPGA,EDA,VHDLlanguage.-3-基于FPGA的信号发生器设计论文1前言随着我国的经济日益增长,社会对电子产品的需求量也就越来越大,目前,我国的电子产品市场正在迅速的壮大,市场前景广阔。FPGA(FieldProgrammableGateArray,现场可编程门阵列)在现代数字电路设计中发挥着越来越重要的作用。FPGA/CPLD(ComplexProgrammableLogicDevice)所具有的静态可重复编

6、程和动态在系统重构的特性,使得硬件的功能可以像软件一样通过编程来修改,这样就极大地提高了电子系统设计的灵活性和通用性,缩短了产品的上市时间并降低可电子系统的开发成本,且可以毫不夸张地讲,FPGA/CPLD能完成任何数字器件的功能,从简单的74电路到高性能的CPU。它的影响毫不亚于20世纪70年代单片机的发明和使用。现在随着电子技术的发展,产品的技术含量越来越高,使得芯片的复杂程度越来越高,人们对数万门乃至数百万门设计的需求也越来越多,特别是专用集成电路(ASIC)设计技术的日趋进步和完善,推动了数字系统设计的迅速发展。仅靠原理图

7、输入方式已不能满足要求,采用硬件描述语言VHDL的设计方式应运而生,解决了传统用电路原理图设计大系统工程时的诸多不便,成为电子电路设计人员的最得力助手。设计工作从行为、功能级开始,并向着设计的高层次发展。这样就出现了第三代EDA系统,其特点是高层次设计的自动化。第三代EDA系统中除了引入硬件描述语言,还引入了行为综合工具和逻辑综合工具,采用较高的抽象层次进行设计,并按层次式方法进行管理,可大大提高处理复杂设计的能力,缩短设计周期,综合优化工具的采用使芯片的品质如面积、速度和功耗等获得了优化,因而第三代EDA系统迅速得到了推广应用

8、。目前,最通用的硬件描述语言有VHDL和VerilogHDL两种,现在大多设计者都使用93年版标准的VHDL,并且通过了IEEE认定,成为世界范围内通用的数字系统设计标准。VHDL是一种新兴的程序设计语言,使用VHDL进行设计其性能总是比常规使用CPU或者MCU

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。