东北大学计算机硬件基础机考题库(150单选+编程)

东北大学计算机硬件基础机考题库(150单选+编程)

ID:31327684

大小:95.00 KB

页数:27页

时间:2019-01-08

东北大学计算机硬件基础机考题库(150单选+编程)_第1页
东北大学计算机硬件基础机考题库(150单选+编程)_第2页
东北大学计算机硬件基础机考题库(150单选+编程)_第3页
东北大学计算机硬件基础机考题库(150单选+编程)_第4页
东北大学计算机硬件基础机考题库(150单选+编程)_第5页
资源描述:

《东北大学计算机硬件基础机考题库(150单选+编程)》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、word格式精心整理版1.下列数中最小的数为(D)A(101001)2B(52)8C(2B)16B(101001)bcd2.中央处理器是指(运算器和控制器)3.在汇编语言中表示十六进制的标示是(H)4.假定DS=2896H,BX=0897H,则MOVAX,[BX]涉及到的第一个物理地址是(B)A.292F7HB.291F7HC.29207HD.29857H5,下列指令不正确的是(A)A.MOV[BX,][3100H]B.MOVBX,[3100H]C.MOV[BX],3100HD.MOVBX,3100H6.目前堆栈指针SP=3452H,执行PUSHAX,PUSHBX后,堆栈指针SP=(344EH

2、)7.假设字内存单元[1234H]=0056H,那么LEABX,[1234H]指令执行后,BX的值为(1234H).8.下列哪条指令可以使AL中的最高位置1(C)A.ANDAL,80HB.XORAL,80HC.ORAL,80HD.TESTAL,80H9.下列哪条指令可以使AL中最高位清0(A)A.ANDAL,7FHB.XORAL,7FHC.ORAL,7FHD.TESTAL,7FH10.下列哪条指令可以判断AL中最高位是否为1(D)A.ANDAL,80HB.XORAL,80HC.ORAL,80HD.TESTAL,80H11.8086/8088的地址总线是(C)A.8位B.16位C。20位D。6位

3、12.以下部件不属于计算机控制器的部件的是(C)A.指令寄存器B.程序计数器C.算术逻辑单元D.程序状态字寄存器13.总线周期中的等待中其实是插在(T3之后)14.下列部件不属于执行部件的是(D)A控制器B存储器C运算器D外围设备15.计算机操作的最小时间单位是(A)A.时钟周期B.指令周期C.CPU周期D.微指令周期16.运算器的核心部分是(B)A.数据总线B.算数/逻辑单元C.多路开关D.通用寄存器17.MOVAX,[3100H]属于什么寻址(A)范文范例学习指导word格式精心整理版A直接寻址B间接寻址C寄存器寻址D寄存器间接寻址17.指令MULBX执行后,乘积(C)A高16位放在AX中

4、B低16位放在BX中C高16位放在DX中18.以下对通用寄存器的描述,正确的是(D)A.AX只能存放8位二进制变量B.BX中不能存放地址数据C.CX可以存放地址数据D.DX常用于乘除指令数据运算20.下列指令中有错误的是(B)A.INAX,20HB.SHLAX,2C.OUTDX,ALD.LEASI,[2000H]21.微型计算机系统中的字长是由(数据总线)的宽度决定的22.指令MOVAX,[BX]的源操作数位于(C)A通用寄存器B专用寄存器C内存单元D外设端口23.在数据传送方式中,DMA方式与中断方式相比,主要优点是(A)A传送速度快B.CPU可分时工作C传送程序简单D.CPU不必查询I/O

5、口的状态24.某事件发生时,CPU暂停执行现行程序而转去执行相应程序的过程叫(B)A中断请求B中断响应C中断嵌套D中断屏蔽25.微机系统中对内存的寻址空间是由()的宽度决定的。A系统总线B数据总线C地址总线D控制总线26.指令OUT30H,AL中30H是指(D)A立即数B寄存器C内存单元D外设端口27.主存储器与CPU之间增减Cache的目的是(解决CPU与贮存间的速度匹配问题)28.采用DMA方式在PC机的存储器与外设之间传送数据时,数据的传送需经过(系统总线)29.为了便于实现多级中断,保存现场信息的最有效方法是采用(B)A.通用寄存器B堆栈C。存储器D,外存30.静态半导体存储器的特点(

6、A)A读写速度快B每隔一定时间,需要根据原存内容重新写入一遍C在工作中需要动态的改变访问地址31.-0的8位二进制补码是(C)范文范例学习指导word格式精心整理版A10000000B11111111C0000000032.以下的(C)不能支持数值处理A算术运算指令B移位操作类指令C字符串处理类指令D输入输出类指令33.下列关于Cache的叙述,错误的是(D)A高速缓冲寄存器简称CacheB.Cache处于主存与CPU之间C程序访问的局部性为Cache的引入提供了理论依据D.Cache的速度远比CPU的速度慢34.一般计算机CPU与接口之间不使用的信息传送方式是(D)A程序查询方式B中断方式C

7、,DMA方式D。通道方式35.下列说法正确的是(C)A半导体RAM信息可读可写,且断电后仍能保持记忆B半导体RAM属易失性存储器,而静态RAM的存储信息是不易的C静态RAM、动态RAM都属易失性存储器,前者在电源不掉时,不易失D静态RAM不用刷新,且集成度比动态RAM高36.二节拍脉冲维持的时间长短是(C)A指令周期B机器周期C时钟周期D以上都不对37.若“与非”门输入为A和B,只有当A和B分别为

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。