版图设计心得

版图设计心得

ID:30294338

大小:22.93 KB

页数:13页

时间:2018-12-28

版图设计心得_第1页
版图设计心得_第2页
版图设计心得_第3页
版图设计心得_第4页
版图设计心得_第5页
资源描述:

《版图设计心得》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、为了适应公司新战略的发展,保障停车场安保新项目的正常、顺利开展,特制定安保从业人员的业务技能及个人素质的培训计划版图设计心得  版图设计是一个上乘电路设计,下接集成电路芯片制造的中间桥梁;版图设计将电路图中虚拟的晶体管转换成现实中实际存在器件的必不可少的过程,版图就是为集成电路制造所用的集成电路掩膜上的几何图形;利用一层一层的掩膜版,通过工艺线的工作就可以制造出相应的集成电路;  MOS器件是四端器件,一种载流子导电,是电压控制器件;  电阻一般有栅电阻、阱电阻、注入电阻等,起到一个限流的作用;  电容存储电荷的能力称为容性,在集

2、成电路中,电容是无处不在的,只要有一块导电材料跨过另外一块导电材料就会形成一个电容。电容又称为去耦电容或者隔直电容。  为什么?  由两个背靠背PN结构成的具有电流放大作用的晶体三极管称为双极性晶体管,双极型晶体管是一种电流控制器件,电子和空穴同时参与导电。同场效应晶体管相比,双极型晶体管开关速度慢,输入阻抗小,功耗大;  什么是输入阻抗?  双极型晶体管工作原理:目的-通过该培训员工可对保安行业有初步了解,并感受到安保行业的发展的巨大潜力,可提升其的专业水平,并确保其在这个行业的安全感。为了适应公司新战略的发展,保障停车场安保新

3、项目的正常、顺利开展,特制定安保从业人员的业务技能及个人素质的培训计划  发射结正偏,集电结反偏时,为放大工作状态;发射结正偏,集电结也正偏,为饱和工作状态;发射结反偏,集电结反偏时,为截止工作状态;发射结发片,集电结正偏时,为反向工作状态;  各个状态下的特性是什么?  电感在电路中的基本作用是通直流,阻交流;  模拟电路的匹配原则:1.把需要匹配的器件相互靠近,使器件保持同一个方向,需要用虚设器件把需要匹配的包围起来,使导线上的集成参数匹配,同时每一样东西都对称,使差分逻辑布线一致,使器件宽度一致、采用尺寸较大的器件,设计时总

4、是与你的电路设计者交流,注意临近的器件;  寄生效应:电容、电阻、电感  两种材料之间会有寄生电容,电流流过之处会有寄生电阻,高频电路导线具有寄生电感,器件本身也有寄生效应,影响电路的速度、改变频率响应特性电路的寄生;目的-通过该培训员工可对保安行业有初步了解,并感受到安保行业的发展的巨大潜力,可提升其的专业水平,并确保其在这个行业的安全感。为了适应公司新战略的发展,保障停车场安保新项目的正常、顺利开展,特制定安保从业人员的业务技能及个人素质的培训计划  项目启动前对工艺进行一个全面了解,对所有器件结构进行剖析。工艺完全掌握后,结

5、合工艺对电路进行一个评估,分析电路中的所有应用有没有与工艺相冲突。根据封装要求,以及电路工程师的要求对版图的初步大模块进行定位。与电路工程师仔细沟通,把电路中所有敏感模块级敏感信号和大电流信号等特殊部位进行一个统计,以便版图设计时进行与之对应的处理。模块完成后,总体布局,布局完成后会议进行评审,确认后方可布局布线及DRC,LVS;数字电路板图与模拟电路版图对比:1.目标不同,DIC倾向于优化芯片的尺寸和提高集成度;AIC倾向于优化电路的性能、匹配程度、速度和各种功能方面的问题;2.团队工作方式不同,DIC相对独立,少许交流;AIC

6、时刻保持交流;3.完成进度不同:AIC在开始版图设计时,电路设计基本完毕;AIC电路设计与版图设计同步进行;4.规模不同,DIC可能一千万个反相器,AIC可能只有几个放大器;5:创新要求不同,DIC大部分在过去设计过,AIC电路或版图几乎从未设计过;6:约束条件不同,DIC设计规则较多,AIC几乎没什么规则;7:对电路技术理解程度的要求不同,AIC比DIC的掩膜设计者掌握更多的电路技术。关键问题:1.这个电路是做什么用的?2.需要多大的电流?3.大电流路径和小电流路径在哪儿?4.有哪些匹配的要求?  匹配分为横向匹配、纵向匹配和中

7、心匹配。实现匹配有三个要点:需要匹配的器件彼此靠近、注意周围器件、保持匹配器件方向一致。  1.根器件法;2.交叉法;3.虚拟器件法;4.共心法;5.信号路径匹配;目的-通过该培训员工可对保安行业有初步了解,并感受到安保行业的发展的巨大潜力,可提升其的专业水平,并确保其在这个行业的安全感。为了适应公司新战略的发展,保障停车场安保新项目的正常、顺利开展,特制定安保从业人员的业务技能及个人素质的培训计划  DRC是DesignRuleCheck的缩写,用于检查版图的几何尺寸是否满足IC芯片制造过程中根据工艺确定的规则或约束条件,包括图

8、形的宽度、图形间的距离、图形间的套准间距等。ERC是ElectricalRuleCheck的缩写,用于检查版图的连接是否违反电气方面的规定,包括节点间的短路/开路、有无浮空的节点或元器件等。  LVS是LayoutVersusSchematic的缩

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。