欢迎来到天天文库
浏览记录
ID:30237301
大小:20.29 KB
页数:11页
时间:2018-12-28
《数字钟制作报告》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库。
1、为了适应公司新战略的发展,保障停车场安保新项目的正常、顺利开展,特制定安保从业人员的业务技能及个人素质的培训计划数字钟制作报告 电子电路课程设计报告 目录 1.数字钟的概述 2.数字钟的设计目的及要求 3.数字钟的结构原理图 4.数字钟电路的设计主体电路的设计秒脉冲电路的设计时分秒计数器的设计译码及显示电路的设计校时电路的设计上电复位设计主体电路图功能扩展电路的设计5.总结 设计过程中遇到的问题及解决方法课程设计中的心得体会 1.数字钟的概述目的-通过该培训员工可对保安行业有初步了解,并感受到安保行业的发展的巨大潜力,可提升其的专业
2、水平,并确保其在这个行业的安全感。为了适应公司新战略的发展,保障停车场安保新项目的正常、顺利开展,特制定安保从业人员的业务技能及个人素质的培训计划 数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更长的使用寿命,并且可以实现更多的功能,如:定时控制、整点报时、闹钟、触摸报整点时数等,在现实生活中,各种数字钟已得到了非常广泛的使用。数字钟的设计方法有许多种,例如,可用中小规模集成电路组成数字钟,也还可以利用单片机来实现数字钟等。这些方法都各有其特点,其中利用中小规模集成电路组建数字钟,
3、原理简单,但由于集成电路集成度有限,对于需要实现较多功能的电路设计比较复杂,对于制作者焊接和布线有较高的要求。用单片机实现的电子钟具有结构简单,并便于功能的扩展,但需要涉及到汇编以及C语言编写程序,对设计者有较高的要求。本次设计为用中小规模集成电路组成数字钟。 2.数字钟的设计目的及要求 数字钟的设计目的 1)进一步掌握电子电路设计方法及相关设计软件使用; 2)学会掌握和使用集成芯片和各种元器件,熟悉各类器件的引脚安排, 掌握各芯片的逻辑功能及使用方法3)掌握电子电路的设计制作和调试方法数字钟的设计任务与要求 1)设计数字钟电路 基本
4、功能:准确计时,以数字形式显示时、分、秒的时间;小时的计时要求为24进位,分和秒的计时要求为60进位;能快速校正时、分的时间。 扩展功能:定点闹时功能,比如在7时59分发出闹时信号,持续时间为1分钟;整点报时功能,比如计时到整点时发出声音,且几点响几声。2)提交设计报告 画出所设计电路的结构方框图;分析各部分的工作原理;所含集成电路的管脚和功能说明;通过Multisim等软件对所设计电路进行仿真,提交仿真电路原理图 3)制作数字钟目的-通过该培训员工可对保安行业有初步了解,并感受到安保行业的发展的巨大潜力,可提升其的专业水平,并确保其在这个行
5、业的安全感。为了适应公司新战略的发展,保障停车场安保新项目的正常、顺利开展,特制定安保从业人员的业务技能及个人素质的培训计划 实现基本功能,给定统一的元器件,按照自己的设计方案在面包板上搭建实际电路,并达到设计要求。 3.数字钟的结构原理图 根据设计要求,可建立数字钟系统组成框图,如图3-1所示,数字钟电路系统由主体基本电路和扩展电路两大部分组成,其中,主体基本电路完成数字钟的基本计数计时功能,扩展电路包括数字钟的定时、整点报时等功能。 图3-1数字钟原理框图 基本工作原理:用振荡器产生的高脉冲信号经过分频器和3个十进制计数器后得到的信号
6、作为数字钟的秒脉冲发生器,秒脉冲接入秒个位计数器,秒个位计数器计满10后向秒十位计数器进位,秒十位计数器计满6后向分个位计数器进位,分个位计数器计满10后向分十位计数器进位,分十位计数器计满6后向小时计数器个位进位,在小时计数器中按照“24小时制”的规律计数。计数器的输出经译码器送显示器。电子钟计时与实际时间出现误差时可以通过电路进行校时、校分。 4.数字钟电路的设计主体电路的设计 秒脉冲电路的设计目的-通过该培训员工可对保安行业有初步了解,并感受到安保行业的发展的巨大潜力,可提升其的专业水平,并确保其在这个行业的安全感。为了适应公司新战略的发
7、展,保障停车场安保新项目的正常、顺利开展,特制定安保从业人员的业务技能及个人素质的培训计划 数字电路中秒脉冲发生器是由振荡器产生的,振荡器是数字钟的核心,振荡器的稳定度及频率的精度决定了数字钟计时的准确程度。一般电路中振荡器可由石英晶体振荡器或者555振荡器构成,本次设计采用555振荡器与RC组成的多谐振荡器做为时间标准信号源。 如图4-1所示,振荡器由555与R、C组成的多些振荡器,调节滑动变阻器RP取适当的值即可得到频率为1HZ的秒脉冲。且RP具有实时微调电路工作频率的功能,可随时通过探针监测频率随时调定频率,从而使本电路获得精确的脉冲频率
8、。 图4-1555振荡器 时分秒计数器的设计 数字钟的计数电路是用两个六十进制计数电路和24进制计数电路实现 的。
此文档下载收益归作者所有