四位乘法器设计实验报告

四位乘法器设计实验报告

ID:30122668

大小:19.55 KB

页数:9页

时间:2018-12-27

四位乘法器设计实验报告_第1页
四位乘法器设计实验报告_第2页
四位乘法器设计实验报告_第3页
四位乘法器设计实验报告_第4页
四位乘法器设计实验报告_第5页
资源描述:

《四位乘法器设计实验报告》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、为了适应公司新战略的发展,保障停车场安保新项目的正常、顺利开展,特制定安保从业人员的业务技能及个人素质的培训计划四位乘法器设计实验报告  实验4位乘法器实验报告  XXX姓名:  课程名称:计算机组成  实验时间:XXX学号:同组学生姓名:无实验地点:指导老师:XXX专业:计算机科学与技术  一、实验目的和要求  1.熟练掌握乘法器的工作原理和逻辑功能  二、实验内容和原理  实验内容:  根据课本上例3-7的原理,来实现4位移位乘法器的设计。具体要求:1.乘数和被乘数都是4位  2.生成的乘积是8位的  3.计算中涉及的所有数都是无符号数  4.需要设计重置功能  5.

2、需要分步计算出结果  实验原理:  1.乘法器原理图  2.本实验的要求:  1.需要设计按钮和相应开关,来增加乘数和被乘数目的-通过该培训员工可对保安行业有初步了解,并感受到安保行业的发展的巨大潜力,可提升其的专业水平,并确保其在这个行业的安全感。为了适应公司新战略的发展,保障停车场安保新项目的正常、顺利开展,特制定安保从业人员的业务技能及个人素质的培训计划  2.每按一下M13,给一个时钟,数码管的左边两位显示每一步的乘  积  3.4步计算出最终结果后,LED灯亮,按RESET重新开始计算  三、主要仪器设备  1.Spartan-III开发板  2.装有ISE的P

3、C机  1套1台  四、操作方法与实验步骤  实验步骤:  1.创建新的工程和新的源文件  2.编写verilog代码  3.进行编译  4.进行Debug工作,通过编译。  5..生成FPGA代码,下载到实验板上并调试,看是否与实现了预期功能  操作方法:TOP:  modulealu_top(clk,switch,o_seg,o_sel);  inputwireclk;  inputwire[4:0]switch;  outputwire[7:0]o_seg;//只需七段显示数字,不用小数点outputwire[3:0]o_sel;//4个数码管的位选目的-通过该培训

4、员工可对保安行业有初步了解,并感受到安保行业的发展的巨大潜力,可提升其的专业水平,并确保其在这个行业的安全感。为了适应公司新战略的发展,保障停车场安保新项目的正常、顺利开展,特制定安保从业人员的业务技能及个人素质的培训计划  wire[15:0]disp_num;  reg[15:0]i_r,i_s;  wire[15:0]disp_code;  wireo_zf;//zerodetector  initial  begin  i_rL基本单元的理解,理论联系实际,提高设计能力,提高分析、解决计算机技术实际问题的独立工作能力。通过课程设计深入理解VHDL语言的精髓,达到课

5、程设计的目标,乘法器的设计可以使对计算机怎样工作有了更深了解,其实当初想到设计这个课题。  设计要求  1)构造一个4位二进制乘法器;  2)受按键控制由4bit输入端口先后输入四位乘数和被乘数;  3)用两个七段数码管显示积,以十进制显示;  2硬件描述语言——VHDL  VHDL简介目的-通过该培训员工可对保安行业有初步了解,并感受到安保行业的发展的巨大潜力,可提升其的专业水平,并确保其在这个行业的安全感。为了适应公司新战略的发展,保障停车场安保新项目的正常、顺利开展,特制定安保从业人员的业务技能及个人素质的培训计划  VHDL语言是一种用于电路设计的高级语言。它在8

6、0年代的后期出现。最初是由美国国防部开发出来供美军用来提高设计的可靠性和缩减开发周期的一种使用范围较小的设计语言。但是,由于它在一定程度上满足了当时的设计需求,于是他在1987年成为AI/IEEE的标准。1993年更进一步修订,变得更加完备,成为AI/IEEE的AI/IEEESTD1076-1993标准。目前,大多数的CAD厂商出品的EDA软件都兼容了这种标准。VHDL的英文全写是:VHSICHardwareDescriptiongLanguage.翻译成中文就是超高速集成电路硬件描述语言。因此它的应用主要是应用在数字电路的设计中。目前,它在中国的应用多数是用在FPGA/

7、CPLD/EPLD的设计中。当然在一些实力较为雄厚的单位,它也被用来设计ASIC。VHDL主要用于描述数字系统的结构,行为,功能和接  口。除了含有许多具有硬件特征的语句外,VHDL的语言形式和描述风格与句法是十分类似于一般的计算机高级语言。VHDL的程序结构特点是将一项工程设计,或称设计实体分成外部,既涉及实体的内部功能和算法完成部分。在对一个设计实体定义了外部界面后,一旦其内部开发完成后,其他的设计就可以直接调用这个实体。这种将设计实体分成内外部分的概念是VHDL系统设计的基本点。VHDL比其它硬件描述语言相比有以下优点:

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。