能全面地布局布线系统icc

能全面地布局布线系统icc

ID:28883979

大小:396.50 KB

页数:9页

时间:2018-12-15

能全面地布局布线系统icc_第1页
能全面地布局布线系统icc_第2页
能全面地布局布线系统icc_第3页
能全面地布局布线系统icc_第4页
能全面地布局布线系统icc_第5页
资源描述:

《能全面地布局布线系统icc》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、实用标准文案能全面的布局布线系统概述ICCompiler是SynopsysGalaxy™设计实现平台的一个必要组成部分。整个设计实现平台提供全面的设计解决方案,包括逻辑综合、物理实现、低功耗设计及可制造性设计。ICCompiler是一个单独的、具备收敛性的、芯片级物理实现工具,集扁平化及层次化设计规划、布局和优化、时钟树综合、布线、可制造性及低功耗众多功能于一体,使设计人员能够如期完成当前的高性能、高度复杂的设计实现。下载数据手册ICCompiler是一套功能全面的布局布线系统,在时序、面积、功耗、信号完整性、布线能力、“开箱

2、即用”结果及快速设计收敛方面均可提供最佳结果质量(QoR)。整个流程中的多核支持可提高生产率。新技术使设计人员能够处理数千兆规模的复杂设计,并满足紧张的项目日程安排。ICCompiler与行业标准签核解决方案–PrimeTime®SI及StarRC™有着紧密的相关性。此外,还提供采用PrimeTimeECO指导信息的最佳物理ECO实现解决方案。日益复杂的设计、不断增加的DRC规则以及复杂的制造合规性需求使得当前盛行的先实现后验证的做法造成物理验证不够令人满意。ICValidatorDRC/LVS签核解决方案与ICCompile

3、r的无缝集成使In-Design技术成为可能,从而缓解设计人员在设计实现阶段做快速签核收敛所遇到的困难。ICCompiler提供全面的可制造性解决方案,在优化时序、面积、功耗、可测性和可布线性的同时,良率也得以优化。ICCompiler不仅可以提高设计的可制造性,还可以优化功能及参数化的良率。采用ICCompiler并行层次化设计可强化设计规划和芯片级可行性尝试及分析功能,能够处理大规模复杂设计。通过早期分析和可行性探索,ICCompiler能够提供更小的芯片尺寸,实现可预见的设计收敛,从而降低设计成本。采用Zroute技术的

4、ICCompiler结合先进的布线算法、并行的可制造性优化和多线程技术,不仅可以提高可制造性,还可以大幅缩短设计周转时间。ICCompiler紧密联结DesignCompiler®Graphical、PrimeTime-SI、StarRC、ICValidator和PrimeRail的快速设计收敛和强大的生产能力,使所有设计人员受益。精彩文档实用标准文案图1:SynopsysGalaxy设计实现平台优势结果质量就完整的成本矢量(时序、面积、功耗、信号完整性、可布线性和可制造性)而言,ICCompiler的创新技术可创造更高质量的

5、结果。整个流程中的并行多角多模(MCMM)优化、更佳的信号完整性能力、多源时钟树综合(MSCTS)和物理数据通路技术使得设计人员能够在先进工艺节点下为数千兆规模、复杂的芯片和高性能芯核实现极具挑战性的结果质量目标。“物理数据通路”技术使设计人员通过指定例化单元的相关行列位置作为约束条件创建架构。这些架构称为相对布局(RP)架构。图2重点说明相对布局(RP)的一些益处。精彩文档实用标准文案图2:相对布局(RP)可降低功耗,改进可布线性设计周转时间ICCompiler提供通向结果的最快途径。这一目标可通过在整个设计阶段应用同类最佳

6、布局、CTS、布线核心引擎、多核支持、强大的设计规划能力和完全收敛,以及借助签核准确性实现更快速的设计收敛来达成。设计规划:ICCompiler具备完整的扁平化和层次化设计规划能力,并提供数百万例化单元的设计能力。由于ICCompiler自带并行层次化设计功能,从布局规划、物理实现一直到送交制造时,设计人员均可利用ICCompiler的共用引擎、Tcl、GUI和单一延时计算器,在单一环境同时进行规划和设计实现。无论是为了快速探索设计实现解决方案空间以降低芯片尺寸,还是实现最终优化的具体布局,均可利用此功能。ICCompiler

7、领先的优化技术不仅使设计人员能够在设计时实现最小的可布线芯片,而且其电源网络综合和分析功能也可自动建立一个满足电压降需求的电源网络。图3:基于PNS和电压降的热像图签核的相关性:ICCompiler与行业标准签核工具–PrimeTimeSI和StarRC紧密相关。ICCompiler与PrimeTime及PrimeTimeSI共享延迟计算模型,包括单元延迟、Arnoldi连线延迟、复合电流源(CCS)模型,以及时钟再收敛悲观消除(CRPR)和支持时钟和数据的先进片上变异(AOCV)功能,以达到业界与签核的最高相关性。设计收敛:

8、ICCompiler与其他Galaxy设计实现平台中行业标准工具的联结使设计收敛更快完成。ICCompiler结合DesignCompilerGraphical,使综合与物理实现的相关性达到最强,并有效减少布局拥塞。采用StarRC和PrimeTimeSI的签核驱动型SI收敛

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。