usrp地的研究报告材料材料

usrp地的研究报告材料材料

ID:28875350

大小:421.00 KB

页数:8页

时间:2018-12-14

usrp地的研究报告材料材料_第1页
usrp地的研究报告材料材料_第2页
usrp地的研究报告材料材料_第3页
usrp地的研究报告材料材料_第4页
usrp地的研究报告材料材料_第5页
资源描述:

《usrp地的研究报告材料材料》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、实用标准文案文档编号:项目组:SDR小组文档类型:研究报告文档题目:USRP研究报告(1)作者:颜智审阅者:李刚版本号:完成日期:文件名:摘要:关键字:文档历史:1.问题陈述22.解决方法,结果及分析23.参考文献7精彩文档实用标准文案1.问题陈述TheUniversalSoftwareRadioPeripheral(USRP)为软件无线电的研究提供很好的硬件平台.SDR组的大量研究都是基于GNURadio的开发实现.USRP是由ettus公司研制开发的能够完成多项无线通信的板卡.该板的功能比较强大,而且使用也相对比较复杂(结合软硬件的编

2、程以及对硬件理论的要求都比较高),对部分问题的掌握还不够扎实.该研究报告主要针对前段时间学习中的遇到的问题,以期更好的掌握板卡的性能,更好的学习和研究.2.解决方法,结果及分析TheUniversalSoftwareRadioPeripheral(USRP)是GNURadio最重要的硬件。基于GNURadio和USRP的组合,用户可以构建各种具有想象力的软件无线电应用。接下来我们从不同的方面对USRP进行分析.概述图1UniversalSoftwareRadioPeripheral如图1所示,一套USRP由一块主板(Motherboard

3、)和最多四块子板(DaughterBoard)搭配构成。主板的主要功能为中频采样以及中频信号到基带信号之间的互相转换。子卡的功能在于射频信号的接收/发送以及到中频的转换。子卡有多种类型,分别覆盖不同的射频频谱范围,且具有不同的收/发能力和增益。精彩文档实用标准文案主板主要由以下几个部分构成:1.AD/DA芯片:USRP采用两块AnalogDevice的AD9862芯片,每块可分别提供两路12bit,64MSample/s的AD变换和两路14bit,128MSample/s的DA变换。那么一块主板可提供4路ADC和四路的DAC,也即收/发各

4、两路的复采样。此外DAC单元还集成了数字上变频(DUC)功能。2.FPGA:FPGA有两个主要功能:将DAC采来的中频信号进行数字下变频(DDC),变换到基带,并通层叠梳状滤波器(CascadeIntergrator-Comb,CIC)对样值进行可变速率的抽取以符合用户对信号带宽的要求。FPGA中同时也实现了针对DAC的插值率波的功能;另一个功能是作为路由器,协调适配各路ADC,DAC和USB2.0接口之间的数据交换。3.USB2.0接口:USRP采用USB2.0接口与PC机连接。最高可达到32MByte/s的数据传输速率。如果AD和DA

5、分别采用12bit和14bit的采样精度,那么每个实采样点占用2Bytes,每个复采样点占用4Bytes。如果以一路复数采样进行单收或单发,则最高可达到32M/4=8M复采样每秒,即最高发送或接收8MHz带宽的信号。ADC和DAC始终分别以64M和128M的速率进行采样,用户实际获得的采样速率是通过设置抽值率或插值率得到的。晶振.频偏首先讨论关于母板与子板的晶振,以及收发母板之间的频率偏移问题.USRP母板的标称晶振频率为64MHz,,AD/DA芯片的时钟分别是64M和128M,此频率可以通过倍频之后送到各个子板作为参考频率.最终产生每个

6、子板所需要的载波频率.USRP母板的晶振是有源的,其内部没有所谓的DSP内部振荡器,其信号质量比较好,而且相对也比较稳定.所有的母板的标称频率都是64MHz.而子板需要产生的频率是多种多样,其产生大多是通过母板频率倍频产生,那么为什么需要所有的子板频率的产生都采用母板晶振作为参考频率(参考时钟),而不直接在子板上用载波频率的晶振呢?主要有两个方面的原因:首先:采用参考信号进行倍频的DSP只是需要配置PLL(锁相环)周边电路(主要是隔离和滤波),实现简单;而20MHz以下的晶体晶振基本上都是基频的器件,稳定度好,20MHz以上的大多是谐波的

7、(如3次谐波、5次谐波等等),稳定度差,倍频用的PLL电路需要的周边配置主要是电容、电阻、电感,其稳定度和价格方面远远好于晶体晶振器件,所以采用倍频方式得到的频率更加稳定.其二,同一母板的多个子板之间通信如果有相同的晶振作为时钟,可以减小同步的考虑,使得设计更加简单方便.所有子板中只有Flex400,Flex900,Flex2400三种子板具有独立的晶振,厂商这样作主要是为了最小化相位噪声而设计的.当然我们的系统中为了实现MIMO等设计,在板卡的配置上有些改变,将同一母板上的所有子板采用同一母板晶振.也就是要让子板的独立晶振disable

8、.同时将母板FPGA的时钟输出作为子板晶振输出.下面说说倍频的原理及电路图吧.精彩文档实用标准文案图2倍频电路原理图如图2为PLL倍频电路原理,这里不具体分析倍频的具体细节,我们只需要知道由晶

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。