实验二vco锁相环电路实验

实验二vco锁相环电路实验

ID:28594791

大小:1.47 MB

页数:4页

时间:2018-12-11

实验二vco锁相环电路实验_第1页
实验二vco锁相环电路实验_第2页
实验二vco锁相环电路实验_第3页
实验二vco锁相环电路实验_第4页
资源描述:

《实验二vco锁相环电路实验》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、实用标准文案课程名称通信原理实验成绩指导教师栗海生实验报告院系信息工程学院班级08电信一班学号姓名日期2011年10月30日实验二 VCO锁相环电路实验一、实验目的1.掌握VCO压控振荡器基本工作原理,加深对基本锁相环工作原理的理解。2.熟悉锁相式数字频率合成器的电路组成与工作原理。二、实验电路工作原理本单元可做基本锁相环和锁相式数字频率合成器两个实验。总体框图如图9-1,电路原理图如图9-2所示。图9-1基本锁相环与锁相式数字频率合成器电原理框图三、实验内容(一)基本锁相环实验1.观察锁相环路的同步过程;2.观察锁相环路

2、的跟踪过程;精彩文档实用标准文案3.观察锁相环路的捕捉过程;4.测试环路的同步带与捕捉带,并计算它们的带宽。(二)锁相式数字频率合成器实验1.在程序分频器的分频比N=1、10、100三种情况下:(1)测量输入参考信号的波形;(2)测量频率合成器输出信号的波形。2.测量并观察最小分频比与最大分频比。四、实验步骤及使用仪器使用仪器:信号发生器2台(1台产生信号、1台作频率计用)、示波台、试验箱(一)基本锁相环实验1.观察环路的同步过程锁相环在锁定状态下,如果输入信号参考频率fR保持不变,而VCO的振荡频率f0发生飘移导致fV≠

3、fR时,则在环路的反馈控制作用下,使f0恢复仍然保持fv=fR的状态,这种过程叫做同步过程。(1)、实验方法:将图9-2电路图中SW401、SW402、SW403设置为001状态,此时分频比为N=1。即将程序分频器的分频比设置为1(预置为001状态)。实验电路的锁相环即成为基本锁相环。其:fV=f0/N=f0/1=f0(3)、以外接信号源作参考信号(加入方波信号源。接通K401的2、3)。令信号源输出一个参考频率为50KHz、电平为TTL的参考信号加于S103(相位比较器的fR端)。在TP402处测量fV,我们可看到,这时

4、fV经过环路的反馈控制,将偏离前项测出的f0的参考值而趋向于fR,直至fV也等于外接信号源的参考频率值50KHz。这就是同步过程,基本锁相环被外加信号源锁定在fR的频率上。2.观察环路的跟踪过程锁相环进入锁定状态后,如果fV(现等于VCO的振荡频率f0)不变,输入参考频率发生飘移,则在环路的反馈控制作用下,使f0跟随着fR的变化而变化,以保持fV=fR的环路锁定状态。这种过程叫做跟踪过程。实验方法:在上面实验的基础上将外加信号源的频率(参考频率fR)逐次改变(模拟fR产生的飘移),每改变一次fR(在TP402处测量fV)观

5、察一次fV的数值,可以看到,fV跟踪fR的变化fV=fR的状态3、观察环路的捕捉过程锁相环在初始失锁状态下,通过环路反馈控制作用,使VCO的振荡频率f0调整fV=fR的锁定状态,这个过程称为捕捉过程。实验方法:电路连接同前项,TP402处接频率计,测量fV的数值,实验开始时将信号源频率(fR)远离VCO的中心振荡频率(如令fR高于1.5MHz或远低于1KH)使环路处于失锁状态,即fV≠fR,然后将fR从高端缓慢地降低(或从低端缓慢地升高),当降低(或升高)到一定数值,频率计显示fV等于fR时即fR捕捉到了fV环路进入锁定状

6、态。4、测试环路的同步带与捕捉带精彩文档实用标准文案测试点:TP401(FR)输入频率TP402(FV)反馈频率)实验方法:电路连接同前项,令信号源频率(fR)等于56KHz。这时环路应处于锁定状态(fV=fR)。(1)慢慢增加信号源的频率,直至环路失锁(fV≠fR)。此时信号源的输出频率就是同步带的最高频率。(2)慢慢减小信号源的频率,直到环路锁定,此时信号源的输出频率就是捕捉带的最高频率。(3)继续慢慢减小信号源的频率,直至环路失锁,此时信号源的输出频率就是同步带的最低频率。(4)慢慢增加信号源的频率,直至环路锁定,

7、此时信号源的输出频率就是捕捉带的最低频率。五、测量点说明TP401:VCO输入参考信号,即相位比较器输入信号,它由开关K401进行选择:K4012-3:外加方波信号TTL电平由S103输入端输入;K4011-2:由CPLD内时钟信号电路送入1KHz的方波信号作为VCO的输入参考信号输入。TP402:相位比较器输入信号,通常PD为来自VCO的反馈信号FVTP403:VCO压控振荡器的输出信号F0开关设置:K401:内外时钟选择2—3::外时钟选择;1—2:内时钟选择。K402:鉴相器控制。2-3:鉴相器输出的占空比为1。1-

8、2:鉴相器输出的占空比不为1六、实验报告要求画出电路框图及电原理图,根据实验内容,画出相应的波形,并作分析。七、实测各项波形:上图:TP401fR输入参考信号(环路在锁定初始状态下的波形图)下图:TP403f0VCO压控振荡器的输出信号f同MAX=936KHZ同步带最高频率f同MAX环路在失锁状态f捕M

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。