楷登电子公布与台湾积体电路公司全新 12FFC 紧凑型工艺技术开发的合作内容.doc

楷登电子公布与台湾积体电路公司全新 12FFC 紧凑型工艺技术开发的合作内容.doc

ID:28102770

大小:48.50 KB

页数:5页

时间:2018-12-08

楷登电子公布与台湾积体电路公司全新 12FFC 紧凑型工艺技术开发的合作内容.doc_第1页
楷登电子公布与台湾积体电路公司全新 12FFC 紧凑型工艺技术开发的合作内容.doc_第2页
楷登电子公布与台湾积体电路公司全新 12FFC 紧凑型工艺技术开发的合作内容.doc_第3页
楷登电子公布与台湾积体电路公司全新 12FFC 紧凑型工艺技术开发的合作内容.doc_第4页
楷登电子公布与台湾积体电路公司全新 12FFC 紧凑型工艺技术开发的合作内容.doc_第5页
资源描述:

《楷登电子公布与台湾积体电路公司全新 12FFC 紧凑型工艺技术开发的合作内容.doc》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、楷登电子公布与台湾积体电路公司全新12FFC紧凑型工艺技术开发的合作内容  楷登电子(美国Cadence公司)今日正式公布其与台湾积体电路制造股份有限公司(TSMC)全新12nmFinFET紧凑型(12FFC)工艺技术开发的合作内容。凭借Cadence数字与Signoff解决方案、定制/模拟电路仿真解决方案及IP,系统级芯片(SoC)设计师可以利用12FFC工艺开发正在快速发展的中端移动和高端消费电子应用。上述应用对PPA性能(功耗、性能和面积)的要求更高,为此,Cadence正与12FFC工艺的早期客户开展紧密合作。    Cadence数字与签核及定制/模拟电路仿真工具已获得TSMC

2、为12FFC工艺设立的新版设计规则手册(DRM)认证,支持TSMC的全新12FFC工艺技术;流程设计工具包(PDK)也已发布,供客户下载。此外,Cadence专门开发设计库特征化工具流程,并为已经采纳12FFC工艺的客户开发全新IP。如需了解Cadence全流程数字与签核解决方案的详细内容,请访问。如需了解Cadence定制/模拟电路仿真解决方案的详细内容,请访问。如需了解CadenceIP解决方案的详细内容,请访问。12FFC数字签核与定制/模拟电路仿真工具认证  已获得12FFC工艺认证的Cadence数字与Signoff,以及定制/模拟电路仿真工具包括:  •Innovus设计实现

3、系统:符合TSMC12FFC设计需求,包括布图规划、利用色彩/pin访问/变更感知集成的时序收敛实现布局和布线,以及时钟树和功耗优化;提高生产力,缩短周转时间。  •QuantusQRC提取解决方案:所有12FFC建模特征皆符合TSMC的精度要求,对标代工黄金标准(FoundryGolden),支持多重曝光,并内置3D提取功能。  •Tempus时序签核解决方案:支持延迟和信号完整性效应的集成高级工艺计算;支持静态时序分析(STA);包括低电压应用在内,皆符合TSMC严苛的精度标准。  •VoltusIC电源完整性解决方案:单元级电源完整性工具。全面支持电迁移和电压降(EM/IR)设计规

4、则和要求的同时,高精度实现全芯片SoC电源签核。  •Voltus-Fi定制化电源完整性解决方案:SPICE级的精确工具。全面支持电迁移和电压降(EM/IR)的设计规则和要求,实现晶体管级仿真、存储及定制化数字IP模块的分析与签核。  •Virtuoso定制化IC先进节点平台:支持从设计实施到验证的创新流程,提高生产力;集成电气与物理设计检查,并符合TSMC认证Cadence签核平台的相关标准。  •Spectre仿真平台:包括Spectre电路仿真工具、Spectre并行加速仿真工具(APS)、SpectreeXtensive分区仿真工具(XPS),完全支持具有自发热和可靠性效应的先进

5、节点设备模型,快速精准的实现电路仿真。  •物理验证系统:采用多项先进技术和工作规则,支持设计规则检查(DRC)、电路布局验证(LVS)、先进金属填充、良率评估、压敏检查及实时设计签核。  •光刻电气分析器:支持版图依赖效应(LDE)感知再仿真、版图分析、匹配约束检查、LDE贡献报告;并可以依据部分版图生成固定方案,加速12FFC模拟设计收敛。  Cadence数字与签核工具支持12FFC工艺所需的增强布图规划、布局、布线及提取功能。Cadence定制/模拟电路仿真工具提供丰富的底层支持与功能,助设计师获得远高于传统工艺的生产力,精准的快速实现12FFC设计验证,同时确保高性能及高可靠性

6、。12FFC设计库参数描述工具流程  CadenceVirtuosoLiberate参数特征化解决方案和VirtuosoVariety统计参数描述解决方案也获得TSMC批准,将为包括高级时序、噪声和功耗模型在内的7nm工艺提供Liberty内容库。凭借创新的自由变量形式(LVF)描述方法,上述解决方案可以实现工艺变更签核;并创建电迁移(EM)模型,实现EM信号优化及签核。面向12FFC的IP合作  过去数年,Cadence与采用16FF+与16FFC工艺的核心客户紧密合作,并于今日开始与12FFC客户展开合作,开发面向智能手机、平板电脑及其他高端消费电子应用的下一代应用处理器。目前,Ca

7、dence正将其旗舰产品LPDDR4PHY迁移至12FFC工艺节点,目标传输速度4266Mbps,助客户充分发挥12FFC工艺的优势。同时,Cadence已经完成面向12FFC的LPDDR控制器IP开发。凭借更高速的处理器和全新的紧凑型标准单元库,采用12FFC工艺的客户将得以进一步缩小芯片尺寸,大幅降低设备功耗。  “我们的客户希望使用最高质量的设计工具、IP和工艺技术,而且非常重视工具的灵活性,以实现每个SoC项目的具体目标。”

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。