显卡性能-流处理器数爆发:NVIDIA展示GPU多芯集成技术.doc

显卡性能-流处理器数爆发:NVIDIA展示GPU多芯集成技术.doc

ID:28097248

大小:181.50 KB

页数:3页

时间:2018-12-08

显卡性能-流处理器数爆发:NVIDIA展示GPU多芯集成技术.doc_第1页
显卡性能-流处理器数爆发:NVIDIA展示GPU多芯集成技术.doc_第2页
显卡性能-流处理器数爆发:NVIDIA展示GPU多芯集成技术.doc_第3页
资源描述:

《显卡性能-流处理器数爆发:NVIDIA展示GPU多芯集成技术.doc》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、显卡性能/流处理器数爆发:NVIDIA展示GPU多芯集成技术  前不久,Intel公布了网格互连(MeshInterconnect)总线,提升多核CPU的效率和性能表现,取代QPI和环形总线。  相似的,AMD在今年的EPYC霄龙处理器上也使用了InfinityFabric互连架构。  之所以要升级互联(连)架构,其实就是向摩尔定律的再挑战。如果仅仅是用“胶水”的方式拼接核心,带来的是大量的带宽和效率损失,而且芯片也会越来越大,甚至超越制程工艺本身进步。      据外媒报道,NVIDIA研究人员近日展示了自家的MCM(多芯片封装)技术,用于将CPU/GPU/存储器/控制器等

2、整合,最直观的作用就是提高流处理器数、减少通讯层级和链路长度、缩小芯片面积。    我们知道,今年基于Volta架构的TeslaV100是NV史上最大的核心,面积达到815平方毫米,而且流处理器数只有5376(84组SM)。换言之,尽管换用了更先进的工艺,但Volta芯片面积比上一代的GP100核心(610平方毫米)还大。  新的MCM技术允许多个GPU模块与显存、控制器等在更小的面积内封装,按照NV的纸面模拟,一组256SM的新技术显卡可以做到16384个流处理器,比用传统手段搭建的28组SM多芯显卡性能提升45.5%,比同样流处理器数的多卡提升26.8%。  按照NV的设

3、计思路,每个GPM(GPU模块)比目前的大核心都要小40%~60%之多,如果配合10nm/7nm工艺,可以在更小的体积中发挥更大的性能。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。