欢迎来到天天文库
浏览记录
ID:27976720
大小:733.79 KB
页数:21页
时间:2018-12-07
《eda毕业课程设计--抢答器》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库。
1、第一章EDA技术简介2第二章抢答器的设计要求2第三章抢答器的设计分析3第四章抢答器的抢答鉴别模块44.1抢答鉴别的功能44.2抢答鉴别模块的源程序44.3抢答鉴别模块的时序仿真图7第五章抢答器的计时模块85.1计时模块的功能85.2计时模块的源程序85.3计时模块的时序仿真图11第六章抢答器的计分模块126.1计分模块的功能126.2计分模块的源程序126.3计分模块的时序仿真图15第七章抢答器的译码显示模块167.1译码显示模块的功能167.2译码显示模块的源程序167.3译码显示模块的时序仿真图17第八章抢答器的其他功能模块188.1其他功能模块的具体信息18第九章抢答
2、器的顶层原理图设计199.1顶层原理图的源文件209.2顶层设计的时序仿真图21第十章抢答器的硬件测试2210.1抢答器的引脚绑定2210.2抢答器的测试结果22第十一章课程设计的总结23参考文献23第一章EDA技术简介随着电子技术和计算机技术的飞速发展,电子线路的设计工作也日益显得重要。经过人工设计、制作实验板、调试再修改的多次循环才定型的传统产品设计方法必然被计算机辅助设计所取代,因为这种费时费力乂费资源的设计调试方法既增加了产品开发的成木,乂受到实验工作场地及仪器设备的限制。为了克服上述困难,加拿大InteractiveImageTechnologies公司推出的基于
3、Windows95/98/NT操作系统的EDA软件(ElectronicsWorkbench“电子工作台”,EWB)。他可以将不同类型的电路组合成混合电路进行仿真。EWB是用在计算机上作为电子线路设计模拟和仿真的新的软件毡,是一个只有很高实用价值的计算机辅助设计工具。目前己在电子工程设计等领域得到了广泛地应用。与目前流行的电路仿真软件相比较,EWB具有界面直观、操作方便等优点。他改变了有些电路仿真软件输入电路采用文木方式的不便之处,该软件在创建电路、选用元器件的测试仪器等均可以直接从屏幕图形中选取,而且测试仪器的图形与实物外形基本和似,从而大大提高了电子设计工作的效率。此外
4、,从另一角度来看,随着计算机技术和集成电路技术的发展,现代电子与电工设计,已经步入了电子设计自动化(EDA)的时代,采用虚拟仿真的手段对电子产品进行前期工作的调试,己成为一种发展的必然趋势。通过对实际电子线路的仿真分析,从而提高对电路的分析、设计和创新能力。第二章抢答器的设计要求在许多比赛活动屮,为了准确、公正、直观地判断出第一抢答者,通常设置一台抢答器,通过数显、灯光及音响等多种手段指示出第一抢答者。同时,还可以设置计分、犯规及奖惩计录等多种功能。本设计的具体要求是:(1)设计制作一个可容纳四组参赛者的数字智力抢答器,每组设置一个抢答按钮供抢答者使用。(2)电路具有第一抢
5、答信号的鉴别和锁存功能。(3)系统具有计分电路。(4)系统具有犯规电路。系统设计方案:系统的输入信号有:各组的抢答按钮A、B、C、D,系统清零信号CLR,系统时钟信号CLK,计分复位端RST,加分按钮端ADD,计时预置控制端LDN,计时使能端EN,计时预置数据调整按钮可以用如TA、TB表示;系统的输出信号有:四个组抢答成功与否的指示灯控制信号输出口可用如LEDA、LEDB^LEDC、LEDD表示,四个组抢答时的计时数码显示控制信号若干,抢答成功组别显示的控制信号若干,各组计分动态显示的控制信号若干。整个系统至少有三个主要模块:抢答鉴别模块;抢答计时模块;抢答计分模块,其他功
6、能模块(犯规警告模块,输出显示模块)。第三章抢答器的设计分析按照要求,我们可以将整个系统分为四个主要模块:抢答鉴别模块;抢答计时模块;抢答计分模块;译码显示模块。对于需显示的信息,需要增加或外接译码器,进行显示译码。考虑到实验开发平台提供的输出显示资源的限制,我们将组别显示和计时显示的译码器内设,而将各组的计分显示的译码器外接。整个系统的大致组成框图如图2.1所示。图2.1章抢答器的抢答鉴别模块4.1抢答鉴别模块的功能抢答队伍共分为四组A,B,C,D。当主持人按下START键后,四组队伍才可以按抢答键抢答。抢答成功后表示该组的指示灯见亮起,但在主持人未按下START键之前,
7、所有的抢答键按下均是无效的。当任意一个组抢答成功后,其余的组按抢答键无效。抢答键为A,B,C,D四个键。4.2抢答鉴别模块的源程序libraryieee;useieee.std_logic_1164.all;entityjbisport(sta:instd_logic;rst:instd_logic;a,b,c,d:instdlogic;al,bl,cl,dl:outstd_logic;states:outstd_logic_vector(3downto0);start:outstdlogic);endentity
此文档下载收益归作者所有