底层内嵌功能单元与软核、硬核以及固核.doc

底层内嵌功能单元与软核、硬核以及固核.doc

ID:27881714

大小:36.00 KB

页数:4页

时间:2018-12-06

底层内嵌功能单元与软核、硬核以及固核.doc_第1页
底层内嵌功能单元与软核、硬核以及固核.doc_第2页
底层内嵌功能单元与软核、硬核以及固核.doc_第3页
底层内嵌功能单元与软核、硬核以及固核.doc_第4页
资源描述:

《底层内嵌功能单元与软核、硬核以及固核.doc》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、底层内嵌功能单元与软核、硬核以及固核6、底层内嵌功能单元  内嵌功能模块主要指DLL(DelayLockedLoop)、PLL(PhaseLockedLoop)、DSP等软处理核(SoftCore)。现在越来越丰富的内嵌功能单元,使得单片FPGA成为了系统级的设计工具,使其具备了软硬件联合设计的能力,逐步向SOC平台过渡。  DLL和PLL具有类似的功能,可以完成时钟高精度、低抖动的倍频和分频,以及占空比调整和移相等功能。赛灵思公司生产的芯片上集成了DCM和DLL,Altera公司的芯片集成了PLL

2、,LatTIce公司的新型芯片上同时集成了PLL和DLL。PLL和DLL可以通过IP核生成的工具方便地进行管理和配置。DLL的结构如图2-8所示。  图2-9典型的DLL模块示意图7.内嵌专用硬核  内嵌专用硬核是相对底层嵌入的软核而言的,指FPGA处理能力强大的硬核(HardCore),等效于ASIC电路。为了提高FPGA性能,芯片生产商在芯片内部集成了一些专用的硬核。例如:为了提高FPGA的乘法速度,主流的FPGA中都集成了专用乘法器;为了适用通信总线与接口标准,很多高端的FPGA内部都集成了串

3、并收发器(SERDES),可以达到数十Gbps的收发速度。  赛灵思公司的高端产品不仅集成了PowerPC系列CPU,还内嵌了DSPCore模块,其相应的系统级设计工具是EDK和PlatformStudio,并依此提出了片上系统(SystemonChip)的概念。通过PowerPC?、Miroblaze、Picoblaze等平台,能够开发标准的DSP处理器及其相关应用,达到SOC的开发目的。  此外,新推出赛灵思的FPGA系列如Virtex-5LXT还内建了PCIExpress和三态以太网MAC硬核

4、(TEMAC),与软核实现方式相比,硬核可以把功耗降低5~10倍,节约将近90%的逻辑资源。  Xilinx三态以太网MAC核是一个可参数化的核,非常适合在网络设备中使用,例如开关和路由器等。可定制的TEMAC核使系统设计者能够实现宽范围的集成式以太网设计,从低成本10/100以太网到性能更高的1GB端口。TEMAC核设计符合IEEE802.3规范的要求,并且可以在1000Mbps、100Mbps和10Mbps模式下运行。  另外,它还支持半双工和全双工操作。TEMAC核通过XilinxCOREGe

5、nerator?工具提供,是Xilinx全套以太网解决方案的一部分。2.1.3软核、硬核以及固核的概念  IP(IntelligentProperty)核是具有知识产权核的集成电路芯核总称,是经过反复验证过的、具有特定功能的宏模块,与芯片制造工艺无关,可以移植到不同的半导体工艺中。到了SOC阶段,IP核设计已成为ASIC电路设计公司和FPGA提供商的重要任务,也是其实力体现。对于FPGA开发软件,其提供的IP核越丰富,用户的设计就越方便,其市场占用率就越高。目前,IP核已经变成系统设计的基本单元,并

6、作为独立设计成果被交换、转让和销售。从IP核的提供方式上,通常将其分为软核、固核和硬核这3类。从完成IP核所花费的成本来讲,硬核代价最大;从使用灵活性来讲,软核的可复用使用性最高。1.软核(SoftIPCore)  软核在EDA设计领域指的是综合之前的寄存器传输级(RTL)模型;具体在FPGA设计中指的是对电路的硬件语言描述,包括逻辑描述、网表和帮助文档等。软核只经过功能仿真,需要经过综合以及布局布线才能使用。其优点是灵活性高、可移植性强,允许用户自配置;缺点是对模块的预测性较低,在后续设计中存在发

7、生错误的可能性,有一定的设计风险。软核是IP核应用最广泛的形式。2.固核(FirmIPCore)  固核在EDA设计领域指的是带有平面规划信息的网表;具体在FPGA设计中可以看做带有布局规划的软核,通常以RTL代码和对应具体工艺网表的混合形式提供。将RTL描述结合具体标准单元库进行综合优化设计,形成门级网表,再通过布局布线工具即可使用。和软核相比,固核的设计灵活性稍差,但在可靠性上有较大提高。目前,固核也是IP核的主流形式之一。3.硬核(HardIPCore)  硬核在EDA设计领域指经过验证的设计

8、版图;具体在FPGA设计中指布局和工艺固定、经过前端和后端验证的设计,设计人员不能对其修改。不能修改的原因有两个:首先是系统设计对各个模块的时序要求很严格,不允许打乱已有的物理版图;其次是保护知识产权的要求,不允许设计人员对其有任何改动。IP硬核的不许修改特点使其复用有一定的困难,因此只能用于某些特定应用,使用范围较窄。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。