巧用DSP在电源设计中的应用.doc

巧用DSP在电源设计中的应用.doc

ID:27880365

大小:26.00 KB

页数:4页

时间:2018-12-06

巧用DSP在电源设计中的应用.doc_第1页
巧用DSP在电源设计中的应用.doc_第2页
巧用DSP在电源设计中的应用.doc_第3页
巧用DSP在电源设计中的应用.doc_第4页
资源描述:

《巧用DSP在电源设计中的应用.doc》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、巧用DSP在电源设计中的应用  核心导读:采用分立元件或CPLD、FPGA进行电源的信号发生和测量的设计,会增加硬件设计复杂程度,延长开发周期。为了简化电源信号发生及测量的硬件设计,缩短开发周期,本文提出一种基于DSP的嵌入式操作平台,采用DDS(直接数字式频率合成器)及乘法器矢量测量技术的设计方案。该方案利用DSP的高速运算能力,通过实时计算来实现分立元件或CPLD、FPGA的硬件逻辑功能。实验结果表明该方案切实可行。    0引言  电源的信号测控部分由DDS信号发生和信号测量组成。DDS在电源设计中的应用早已存在。在早期的DDS设计中,硬件

2、组成由计数器、触发器等多种多个分立逻辑元件组成;而在出现可编程逻辑器件CPLD、FPGA后,DDS的硬件构成简化了许多。电源的信号测量,分为频率、幅值及相位的测量。频率的测量采用脉冲填充法;幅值测量则随着A/D转换器的采样速度及处理器速度的提高,由原来的有较大延迟的真有效值转换发展为周期实时采样计算;相位测量则在幅值测量的基础上,由原来的间相脉冲填充法发展为乘法器矢量测量。  DSP的高速处理能力,使其可以实现DDS中的CPLD或FPGA及测量电路中的模拟数字混合乘法器的功能,从而使电源的信号发生及测量的硬件设计更简单。    1设计方案  方案

3、设计如图1所示。DSP以等时间间隔快速、连续读取扩展程序存储器中的波形数据,送入并行高速D/A,并行高速D/A即可输出预设信号波形。  输出信号幅值的调整不如波形数据读取操作那么频繁,且对操作完成时间的长短、精度要求也不如波形数据读取高,所以选择串行多通道D/A。这样既可以降低成本,又可以简化部分硬件设计。以N个波形读取时间间隔为计时基础,DSP通过并行高速A/D对经信号处理后的被测信号进行连续采样,通过计算,可得出被测信号有效值及相位。    2DDS的DSP实现    2.DDS原理  DDS是利用相位累加原理直接合成所需波形的一种频率合成技

4、术,典型的DDS模型由W位相位累加器、移相加法器、波形存储器ROM查找表(LUT)、D/A转换器(DAC)以及低通滤波器(LPF)构成。其中相位累加器由W位加法器与W位累加寄存器级联构成。  DDS工作时,每来一个时钟脉冲p,加法器将相位步进值Δθ与累加寄存器输出的累加相位数据相加,把相加后的结果送至累加寄存器的数据输入端。  累加寄存器将加法器在上一个时钟脉冲作用后所产生的新相位数据反馈到加法器的输入端,以使加法器在下一个时钟脉冲的作用下继续与频率控制字相加。相位累加器输出的数据作为查表地址,从波形存储器(ROM)中提取对应的波形抽样值(二进制

5、编码),送入D/A转换器C中。在相位累加器的数据输出范围0~2W–1,与波形存储器中一个完整周期波形的地址,按照特定的函数关系对应起来的前提下,相位累加器的每次溢出,DDS就相应的输出了一个周期的波形。因此,相位累加器的溢出频率就是DDS输出的信号频率。由此可推导出DDS输出的信号频率公式:  从公式(1)可以看出,在相位累加器宽度W为定值、相位步进值Δθ为1时,可得出DDS的最小输出频率,即DDS的频率分辨率fr。因此,只需要调整相位步进值Δθ,就可以使DDS的频率以fr的整数倍输出。    2.2DDS工作模式选择  根据公式可以看出,在相位

6、累加器宽度W为定值的前提下,DDS的输出频率,取决于Δθ和fclk。  Δθ取值为DDS的相位分辨率时,DDS输出信号的每个周期由固定点数组成,此时fout与fclk成比例关系,DDS为调频模式;fclk为定值时,DDS输出信号在单位时间内由固定点数组成,此时fout与Δθ成比例关系,DDS为调相模式。  调频模式,其关键点为采用锁相环技术对预置输出频率进行倍频[3-4]。与调相模式相比,调频模式不仅要多出锁相环及相应倍频逻辑电路的设计,且在进行频率调整时,信号会有短时间的失锁,造成输出信号的振荡。因此,调相模式是本设计中DDS的最佳选择。   

7、 2.3DSP实现DDS的优势  无论是用分立逻辑器件还是CPLD或FPGA设计DDS,其目的都是为了将相位累加器的累加、输出、波形数据查表等这些运算处理通过硬件电路高速实现。唯一的区别就是应用CPLD或FPGA设计DDS,可以将诸多分立器件实现的逻辑电路,通过VHDL等编程语言编程固化在单一芯片上,从而达到简化硬件电路设计目的。而采用DSP设计DDS,则完全可以利用其高速运算能力,通过软件编程来完成相位累加器的累加、输出、波形数据查表等运算。因此,相比于采用CPLD或FPGA,采用DSP设计DDS更灵活高效。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。