倒计时计数器课程设计

倒计时计数器课程设计

ID:27820131

大小:449.00 KB

页数:12页

时间:2018-12-06

倒计时计数器课程设计_第1页
倒计时计数器课程设计_第2页
倒计时计数器课程设计_第3页
倒计时计数器课程设计_第4页
倒计时计数器课程设计_第5页
资源描述:

《倒计时计数器课程设计》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、本电路主要有三个模块构成:秒脉冲发生器、计数器、译码显示电路,主要采用555作为振荡电路,由74LS192、74LS48和七段共阴LED数码管构成计时电路,具有计时器制启动计数、复位、译码显示电路的显示等功能。当电路的总开关闭合时,在数码管上显示数字零,按动复位开关,数码管上显示30,每当一个秒脉信号输入到计数器吋,数码管上的数字就会自动减1,当计吋器递减到零吋,电路停止工作。关键词:秒脉冲发生器;计数器;30秒倒计时;译码显示电路。—1—刖B第一章电路设计1」电路设计方案1」」原理图1.1.2工作原理1.1.3设计总体方框图第2章倒计时计

2、数器元器件介绍2.1元器件介绍和清单2.1.174LS48芯片2.1.274LS192芯片2.1.3555振荡电路第三章PCB板的制作3」电路板制作的基木步聚:3.2PCB电路图第四章电路板的调试4.1静态测试与调整4.2动态测试与调整4.3整机性能测试与调整第五章总结5.1心得体会附录A元件清单附录B分工安排第一章电路设计1.1电路设计方案1丄1原理图该电路由两片十进制同步加减计数器74LS192.译码器74LS48、7段数码显示管来进行设计。其中,两块74LS192实现减法计数,通过译码电路74LS48显示到数码管上,其时钟信号由时钟产

3、生电路提供。组成的电路图如图一所示:voc$wi•rtxrvJ1•心5U4■■■■■■:号:二□0oI02UP□9rOJrvjA.ar©MOBrF-L_f:f$W2・I・・・1.1.2工作原理此次课程设计要完成的是一个倒计时计数器,倒计时计数器的工作过程是:接通电源后,打开拨动开关,两个数码管都显示零,按动复位开关,数码管显示三十,并且从三十开始倒计时计数直到零为止,在中间任意时刻按动复位开关都会从三十开始倒计吋。该电路利用555芯片构成的多谐振荡电路产生脉冲信号,经过741s08与门电路作用于74IS192,先给74Lsl92值数,经过同

4、步十进制计数器74LS192计数,再经过译码器74LS48进行译码,数字将会在数码管上显示。1.1.3设计总体方框图BE11VccCE215IfLT[314]gBIJRBO[413]aRBI[512]bC[611]cAC710IdGNDE89]e74LS48图一第二章倒计时计数器元器件介绍2•1元器件介绍和清单2.2.174LS48芯片74LS48是一个译码芯片,该电路用一个数码管和BCD七段译码驱动器來完成译码并且显示,其管脚图如图一所示。功能真值表如图二所示。灯测试输入当历=0时,便可使被驱动数码管的七段同时点亮,以检查该数码管各段能否

5、正常发光。但平时应置厶T于高电平。设置灭灯输入両的目的是为了把不希望显示的零火灯。灭灯输入/灭灯输出用7/斥而具有双功能输入/输出,当可/斥而作为输入端时,称为灭灯输入端。只要加入灭灯控制信号无论输入端是什么信号,定可将被驱动数码管的各段同时熄灭。当用7/嗣作为输出端使用时称为灭灯输lB端74LS48BCDt段译码驱动器真值表十进数或功能输入BI/R输出LTRBIDCBAabcdefg0HH0000H11111101HX()001H01100002HX0010H11011013HX00I1H11110014HX()100H01100115H

6、X0101H10110116HX0110H00111117HX0111H11100008HX1000H11111119HX1001H111001110HX1010H000110111HX1011H001100112HX1100H010001113HX1101H100101114HX1110H000111115HX1111H0000000BIXXXXXXL0000000RHL0000L0000000LTLXXXXXH11111112.2.274LS192芯片74LS192是十进制同步加减法计数器,具有双时钟输入,并具有清除和置数等功能,其中的

7、14端口MR是清零端,高电平有效,在MR=O时,立即清零。在MR=1时,若11端口(置数端)为低电平,即进入置数状态。只有16151413121110VddDoCRBOCOLDD2D3CC40192(74LS192)QiQoCPdCPuQ2Q3VssDl1

8、可可可可可7

9、可图二在置数、清零端都无效时才可能进行计数。当4号端口为高电平,而5号端口输入脉冲吋,进行加计数。反之,则进行减计数。该芯片的引脚图如图三所示:功能真值表如图四所示。图三74LS192管脚图输入输出CRLDCPUCPDD3D2DIDOQ3Q2QIQ01XXXXXXX0000

10、00XXdcbadcba01ttXXXX加计数011tXXXX减计数0111XXXX保持图四74LS192真值功能表当清除端CR为高电平“1”时,计数器直接清零;CR置低电平则执

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。