高速pcb设计原理和技术

高速pcb设计原理和技术

ID:27567169

大小:4.19 MB

页数:126页

时间:2018-12-04

高速pcb设计原理和技术_第1页
高速pcb设计原理和技术_第2页
高速pcb设计原理和技术_第3页
高速pcb设计原理和技术_第4页
高速pcb设计原理和技术_第5页
资源描述:

《高速pcb设计原理和技术》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、史建华2009.8.13高速PCB设计原理和技术PhilipsandNeusoftMedicalSystemsCo.,Ltd.1交流内容:基本概念信号完整性分析及解决方法电源完整性分析及解决方法传输线理论及特征阻抗控制反射理论及端接技术PCB的叠层结构设计电磁兼容设计PCB设计仿真高速电路设计经验分享高速PCB设计原理和技术PhilipsandNeusoftMedicalSystemsCo.,Ltd.2基本概念信号完整性分析及解决方法电源完整性分析及解决方法传输线理论及特征阻抗控制反射理论及端接

2、技术PCB的叠层结构设计电磁兼容设计PCB设计仿真高速电路设计经验分享高速PCB设计原理和技术交流内容:PhilipsandNeusoftMedicalSystemsCo.,Ltd.3基本概念串扰(crosstalk)电磁兼容(EMC)反射(Reflection)过冲(Overshoot)和下冲(Undershoot)时钟偏移(ClockSkew)和时钟抖动(ClockJitter)建立时间(SetupTime)和保持时间(HoldTime)建立时间裕量(SetupMargin)和保持时间裕量(

3、HoldMargin)地电平面反弹噪声和回流噪声介电常数(εr)传输速率高速PCB设计原理和技术PhilipsandNeusoftMedicalSystemsCo.,Ltd.4串扰(crosstalk)及后果:串扰是指两个不同的电性能网络之间的相互作用。产生串扰(crosstalk)的一方被称作Aggressor,而收到干扰的一方被称作Victim。通常,一个网络既是Aggressor(入侵者),又是Victim(受害者)。串扰会导致误触发。串扰产生的原因:串扰是由同一个PCB板上的两条信号线之

4、间互容和互感的容性耦合和感性耦合引起线上的噪声。容性耦合引发耦合电流,而感性耦合引发耦合电压。影响串扰的因素:PCB板层的参数(厚度,介电常数)等、信号线间距、线端接方式等。高速PCB设计原理和技术串扰只发生在Aggressor的上升或下降沿PhilipsandNeusoftMedicalSystemsCo.,Ltd.5高速PCB设计原理和技术电磁兼容性(EMC)是指设备或系统在其电磁环境中能正常工作且不对该环境中的任何事物构成不能承受的电磁骚扰的能力,它包括电磁干扰(EMI)和电磁抗干扰(EM

5、S)两个方面。电磁骚扰(ElectromagneticDisturbance)是指任何可能引起装置、设备或系统性能降低或对生命或无生命物质产生损害作用的电磁现象。电磁干扰(EMI)是指由电磁骚扰引起的设备、传输通道或系统性能的下降,是电磁骚扰作用的结果,分为辐射干扰(RE)、传导干扰(CE)、PT(干扰功率测试)。传导耦合有三种藕合通路,分别为公共电源、公共地回路、信号线之间的近场感应;辐射耦合是通过空间电磁场进行的电磁耦合。电磁抗干扰(EMS)包括ESD(静电放电)、RS(辐射耐受)、EFT/

6、B(快速脉冲耐受)、Surge(雷击)和CS(传导耐受)。PhilipsandNeusoftMedicalSystemsCo.,Ltd.6高速PCB设计原理和技术反射(Reflection)及后果反射就是在传输线上的回波(Echo)。信号功率(电压和电流)传输到线上并达到负载处,但是有一部分可能会被反射。反射会产生振铃现象反射产生的条件:如果负载和传输线具有不相同的阻抗(Impedance),反射就会发生。如果负载阻抗大于源阻抗,反射电压为正;如果负载阻抗小于源阻抗,反射电压为负。影响反射的因素

7、:布线的几何形状、不正确的线端接、经过连接器的传输、电源平面的不连续等因素的变化均会导致此类反射。PhilipsandNeusoftMedicalSystemsCo.,Ltd.7高速PCB设计原理和技术过冲(Overshoot):过冲是指超过设定电压的第一个峰值或谷值。对于上升沿(RingEdge)而言,过冲是指最高电压;对于下降沿(fallEdge)而言,过冲是指最低电压。下冲(Undershoot):下冲是指下一个谷值或峰值。过冲和下冲的后果:过分的过冲能够引起保护二极管工作,导致其过早地失

8、效;过分的下冲能够引起假的时钟或数据错误(误操作)。PhilipsandNeusoftMedicalSystemsCo.,Ltd.8高速PCB设计原理和技术时钟偏移(ClockSkew):时钟偏移(Skew)是指不同的接收设备接收到同一时钟驱动输出之间的时间差。对于参考时钟而言,时钟偏移有正延时和负延时之分。时钟偏移的后果:时钟偏移可引起有效时钟周期的减小。产生的原因:1)由不同时钟路径的延时或驱动器件不同驱动门之间的时差所造成;2)由于接收端之间的阈值不同、负载电容不同、以及信号质量的差异所造

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。