《电子电路cad五》ppt课件

《电子电路cad五》ppt课件

ID:27558552

大小:425.01 KB

页数:65页

时间:2018-12-01

《电子电路cad五》ppt课件_第1页
《电子电路cad五》ppt课件_第2页
《电子电路cad五》ppt课件_第3页
《电子电路cad五》ppt课件_第4页
《电子电路cad五》ppt课件_第5页
资源描述:

《《电子电路cad五》ppt课件》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、电子电路CAD(五)本节要求熟悉关于逻辑模拟和数/模混合模拟的相关概念掌握逻辑模拟的信号源设置和参数设置及波形显示掌握逻辑模拟的最坏情况分析掌握数/模混合电路的模拟逻辑模拟模块的功能模拟分析数字电路输入和输出之间的逻辑关系模拟分析数字电路的延迟特性进行数模混合模拟,分别显示出电路内部的模拟信号和数字信号波形分析结果进行最坏情况逻辑分析及检查电路中是否存在竞争冒险等现象6.1概述电路节点的分类:1)模拟型节点2)数字型节点3)接口型节点数字型节点的逻辑状态0:低电平1:高电平R:rising,0-1,

2、上升沿F:falling,1-0,下降沿X:不确定Z:高阻状态数字型节点的逻辑强度PSpice将数字信号的强度分成64级,由弱到强依次为0,1,2,。。63最强为外加激励源提供的激励信号电平,最弱为“Z”高阻态。当有多个不同强度的信号作用于同一节点,其节点的逻辑状态由最强的数字信号决定;如果作用于同一节点的几个数字信号其强度相同,而逻辑状态不同,则该点的逻辑状态为不确定:X。传输延迟最小延迟时间、典型延迟时间和最大延迟时间激励信号的种类一般激励信号(digitalsignalstimulus):一位

3、信号时钟信号(clockstimulus):规则的一位周期信号总线激励信号(digitalbusstimulus):2、4、8、16、32位数/模接口等效电路PSpiceA/D处理接口型节点的方法就是为数字逻辑单元库中的每一个基本逻辑单元同时配备AtoD和DtoA两类接口型等效子电路。A:analogD:digital如图6.2(P164)接口子电路模型级别对于不同的分析要求,根据模型精度的不同,每一个AtoD和DtoA子电路模型均分为4个级别:AtoD1,…,AtoD4,和DtoA1,…,DtoA

4、4。AtoD模型精细模型:AtoD1,AtoD3(0,1,R,F,X)简单模型:AtoD2,AtoD4(0,1)DtoA模型只对HC/HCL系列逻辑单元有区别简单模型:DtoA1,DtoA2,适用于5V电源和25ºC条件下的模拟信号输出精细模型:DtoA3,DtoA4,适用于2-6V电源电压,对工作温度无要求。DtoA、AtoD的组合序号DtoAAtoD10(简单)0(简单)20(简单)1(精细)31(精细)0(简单)41(精细)1(精细)AtoD,DtoA的模型级别6.2逻辑模拟逻辑模拟步骤:1)

5、逻辑原理图的生成2)逻辑模拟3)逻辑模拟结果分析1)逻辑原理图的生成新建项目文件,绘制电路图,设置输入信号激励波形逻辑模拟的关键问题:如何根据模拟要求,设置合适的激励源逻辑激励源SOURCE和SOURCETM提供4大类17种不同的逻辑激励信号源(1)SOURCE库中的数字激励源提供时钟信号,即单一周期波形按照修改元器件属性即可修改波形DigClockDigClock参数Offtime:一个周期内低电平持续时间Ontime:一个周期内高电平持续时间Delay:延迟时间Startval:t=0时时钟信号

6、初值OPPval:时钟高电平状态(2)SOURCE库中的数字激励源由波形描述文件产生的波形FileStim波形文件的编辑在capture中选择file—new—textfile取名与工程文件名相同,*.stl注意空行!!!(3)SOURCE库中的数字激励源按照元器件属性即可修改波形STIM(4)SOURCETIM库中的激励源人机交互形式进行波形编辑DigStim在选中元器件的时候选择Edit-PSpiceStimulusClock的选项1位数值比较器电路原理图(6.15)A

7、F2=“1”A>B,F3=“1”A、B激励源的设置A:周期300ns,脉宽150nsB:周期100ns,脉宽50ns2)逻辑模拟确定分析类型和指定模拟时间,设置逻辑模拟分析参数,启动逻辑分析过程确定分析类型和模拟时间设置逻辑模拟分析参数(options)AtoD,DtoA的模型级别Gate-levelsimulationtypicalA、B激励源的情况A:周期300ns,脉宽150nsB:周期100ns,脉宽50ns选择分析类型为瞬态分析分析时间1000ns,即可进行3次比较功能检验3)逻辑模拟结果

8、分析结果显示,分析逻辑模拟功能关系,确定延迟参数等AB,F3=“1”P174例子6.19移位寄存器的模拟总线的放置菜单Place--BusPlaceBUS总线的命名规则总线名称[m..n]例如:Q[3..0],Q[0..3],A[3:0],A[0:3]总线名称的放置:Placenetalias总线引入线的绘制PlaceBUSEntryBusEntry的名称放置也用placenetalias,可点击右键使其旋转不规则信号的表示方

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。