Achronix勇战FPGA双雄.doc

Achronix勇战FPGA双雄.doc

ID:27524823

大小:288.00 KB

页数:3页

时间:2018-12-04

Achronix勇战FPGA双雄.doc_第1页
Achronix勇战FPGA双雄.doc_第2页
Achronix勇战FPGA双雄.doc_第3页
资源描述:

《Achronix勇战FPGA双雄.doc》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、Achronix勇战FPGA双雄  未来的嵌入式系统将需要数以百计的Gops实时计算和Gbps通信带宽,以满足多通道有线/无线射频、数据中心安全设备、嵌入式视觉、Nx100Gbps网络等众多不同产业应用需求。与此同时,这些组件也必须满足严格的功耗要求,并尽可能降低成本。物联网将进一步增加共享、处理和存储的“大数据”的绝对数量。显然,Achronix关注到了“高带宽+联网”在未来产品战略的重要性,并制定相当明智的决策,以应对全球及中国的巨大市场需求,勇于挑战在该方面强力存在的Xilinx和Altera两大FPGA实力派竞争对手。于是,Speedster2

2、2iHD1000FPGA芯片便在此大背景下应运而生。    “高带宽+联网”性能成核心竞争力  事实上,Xilinx、Altera及Achronix一向将“高带宽+联网”性能的整合设计视为核心竞争力,其中尤以Achronix布局最为快速。Achronix的高端FPGA将被用于构建高带宽数据传输的基础设施设备。这些应用都需要40G和100G以太网连接以及其它高带宽互联功能。HD1000专为这些类型的设计而优化,带有了用于10/40/100G以太网、100GInterlaken、PCIExpressGen3x8和2.133GbpsDDR3的硬核IP。Ach

3、ronix公司总裁兼首席执行官RobertBlake强调,当前Achronix产品并不适用于终端应用。    为防堵Xilinx和Altera在该领域市占的不断坐大,Achronix在Speedster22i系列FPGA产品除了充分采用Intel先进的22nm工艺,还加上内嵌的嵌入式硬核IP,实现了功耗与成本减半,冲击FPGA双雄在该应用市场的地位。  Achronix在其FPGA中集成了高带宽和连接通信技术硬核IP。使用硬核IP的客户将可以节省一部分FPGA资源,否则该部分资源必须用来实现通信协议功能。这意味着在用以实现这些高带宽功能的Speedst

4、er22i器件中,其片芯面积要大大小于一片可完成相同功能的等量Altera或Xilinx器件。因此,Speedster22i器件相比于Altera和Xilinx的FPGA,可以实现功率和成本均减半。此外,Speedster22i器件中的硬核IP消除了这些高带宽功能的设计周期挑战,这也意味着整体的设计时间是在Altera或XinlinxFPGA中构建同样功能的一半。    Speedster22i缺席工业市场应用    目前,Achronix主要面向有线通信、测试与测量和高性能计算领域中的高带宽应用。绝大多数工业应用并不需要高带宽功能,所以Speedst

5、er22i并不太适用。Speedster22i只适用于需要高带宽功能的少数工业应用。然而,随着带来新增量的新兴市场容量趋于暂时性饱和及工业市场增长稳步回升,未来工业市场仍是利润与业绩

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。