软件通信体系结构(SCA)中的机制,实现了动态部分可重构技术在软件无线电(SDR)硬件平台中的应用,有效地缩短系"> 软件通信体系结构(SCA)中的机制,实现了动态部分可重构技术在软件无线电(SDR)硬件平台中的应用,有效地缩短系" />
软件无线电资料整理收集

软件无线电资料整理收集

ID:27363389

大小:662.00 KB

页数:13页

时间:2018-12-02

软件无线电资料整理收集_第1页
软件无线电资料整理收集_第2页
软件无线电资料整理收集_第3页
软件无线电资料整理收集_第4页
软件无线电资料整理收集_第5页
资源描述:

《软件无线电资料整理收集》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、FPGA及动态可重构技术在软件无线电中的应用摘 要:介绍了将现场可编程门阵列(FPGA)专用硬件处理器集成到软件通信体系结构">软件通信体系结构(SCA)中的机制,实现了动态部分可重构技术在软件无线电(SDR)硬件平台中的应用,有效地缩短系统开发周期,提高了硬件资源的利用率。  SDR是使用一个简单的终端设备通过软件重配置来支持不同种类的无线系统和服务(包括2G、3G移动通信系统和WLAN)的新技术。它具有较强的开放性和灵活性,硬件采用标准化、模块化结构,可以随着器件和技术的发展而更新和扩展;软件模块可以进行加载和更改,根据需要不断升级。软件无线电的结构如

2、图1所示,主要分为实时信道数据处理部分、环境管理部分、系统分析和功能强化部分。实时信道数据处理部分包括A/D、D/A、变频、信道分离、调制解调以及码流处理等数据模块。  SDR的核心是联合战术无线电系统JTRS(JointTacticalRadioSystem)的SCA规范,它对模块化可编程无线通信系统的硬件体系结构、软件体系结构和安全体系结构以及应用程序接口(API)规范进行了描述,同时引入了嵌入式微处理器系统、总线、操作系统、公共对象请求代理体系(CORBA)、面向对象的软件和硬件设计等一系列计算机技术,并采用了“波形应用”和“资源”可裁剪、可扩充的设

3、计思想,从而保证了软件和硬件的可移植性和可配置性。  以接收机为例,SDR中A/D模块之后的部分通过软件来实现。本文在FPGA平台上实现信号的调制解调,以满足高速数字信号处理发展的需求。在XilinxVirtex2ProFPGA硬件平台上实现了美国军方短波通信系统标准MIL-STD-188-110B调制解调器,其中引入了动态部分可重构技术,提高了配置速度和硬件资源的利用率。  满足SCA规范的波形组件之间通过CORBA总线通信,而FPGA平台的专用处理器要实现对CORBA的支持比较困难。本文利用SCA规范中的SHP组件兼容性补充协议CP289提出了这一问题

4、的具体解决方案。  1FPGA的动态部分可重构技术  FPGA的动态可重构技术是指对时序变化的数字逻辑系统,其时序逻辑的发生不是通过调用芯片内不同区域不同逻辑资源的组合实现,而是通过对具有专门缓存逻辑资源的FPGA进行局部或全局芯片逻辑的动态重构而实现。部分重构是指重构器件或系统的一部分,在此过程中,其余部分的工作状态不受影响。  FPGA部分可重构有多种实现方法,较为常用的是基于模块化设计方法和EAPR(EarlyAccessPartialReconfiguration)设计流程,后者较前者而言,是一种较新的设计方法,并且有相应的软件可以代替命令行方式进

5、行实现,本文采取的就是这种实现方法。  图2所示为一个简单的基于EAPR设计流程生成的部分动态可重配置系统。整个系统划分出静态模块和动态模块,之间的通信通过总线宏来进行。该系统通过FPGA板子上的dip开关为输入引脚提供输入数据,确定计数器的初始值。通过下载不同部分的比特流可以实现加、减计数功能的动态切换。计数结果通过值传递模块接到FPGA板子上的LED管脚。整个设计过程可以概括为:  (1)模块划分:静态模块和动态模块;  (2)顶层模块与静态和动态子模块的设计及综合;  (3)编写初始用户约束文件,主要指定I/O管脚约束和时钟约束;  (4)在Plan

6、Ahead中进行EAPR设计:  ①建立局部可重构工程;  ②为每一个PRM定义可重配置实体;  ③为PRM规定可重配置区域;  ④放置总线宏和全局时钟逻辑;  ⑤运行DRC检查;  ⑥分别实现静态逻辑和PR模块;  ⑦装配并生成全局和部分比特流。  2基于FPGA的SDR硬件体系结构及DPR实现  XilinxVirtex2ProFPGA内含处理器,通过一定的软件编程,可根据环境及外部需求采用不同的调制解调算法处理通信系统中的数据。通过DPR技术,可以实时快速地调整算法中的参数或者实现不同算法之间的切换。  2.1基于FPGA的SDR硬件平台  本文基于

7、XilinxVirtex2ProFPGA,搭建的SDR硬件平台如图3所示。该系统以软核处理器MicroBlaze为核心,DDRSDRAMController、OPB_HWICAP和UARTController通过OPB总线与处理器通信。DDRSDRAM为片外处理器,UART为串口设备,ICAP为内部访问互连接口,主要用于部分重构。  2.2DPR在SDR硬件平台中的应用  如图3所示,平台的顶层为调制解调算法模块。本文以美国军方短波通信系统标准MIL-STD-188-110B调制解调算法的实现进行说明,图4所示为其实现框图。  该标准支持不同的比特速率和交

8、织长度,在调制算法中格雷映射、符号生成和同步前导头与训练序列有所差

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。