用于智能天线设计的多路信号源

用于智能天线设计的多路信号源

ID:26862549

大小:54.00 KB

页数:7页

时间:2018-11-29

用于智能天线设计的多路信号源  _第1页
用于智能天线设计的多路信号源  _第2页
用于智能天线设计的多路信号源  _第3页
用于智能天线设计的多路信号源  _第4页
用于智能天线设计的多路信号源  _第5页
资源描述:

《用于智能天线设计的多路信号源 》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、用于智能天线设计的多路信号源摘要:本文提出了一种使用直接数字合成(DDFS)的方法来模拟8路信号,用于智能天线的测试及各种通信设备的设计。以及该信号源的硬件电路板设计的一种特殊方法,使得该硬件有较强的扩展性。关键字:多路,信号源,DDFS,可编程器件,高速D/A1.引言智能天线是由多个天线单元组成的天线阵列,但是传统的波形发生器多为两路,无法模拟智能天线所接收到的阵列信号。本文研制的多通路信号源,能同时产生独立且时钟同步的8路信号。通过可视化的操作界面对各阵元天线的波形进行设计。系统采用了板卡分离的设计使得系统有较强的扩展性,方便了工程人员对通信设备的

2、各种设计。2.系统基本原理系统框图如图(1)所示。本系统采用DDFS的方法产生所需波形。PLD用于地址累加,RAM用于波形存储,本系统采用51系列的单片机进行接口的控制。51系列单片机虽然是8位的单片机,但却是一个十分经典通用的单片机系列。它的操作简单,特别是与计算机的串口的连接,完全不用理会底层的操作。但是它也有一个致命的弱点——运行速度较低,计算性能较低,完全无法和具有流水指令集的DSP相比,因此无法直接使用它实现DDFS频率合成,所以须采用计算机生成波形数据,使用较高频率下工作的PLD器件推动RAM阵列合成所需的信号。系统里波形存储没有采用一般的

3、单一存储器的存储方法,因为在较高频率下无法使用非易失性存储器,若使用高速存储器SRAM,则在二次加电后数据将会丢失。这里使用了双存储器方法,即同时使用FLASH和SRAM存储数据,所需数据通过计算机计算后经串行口或USB口下载到FLASH中。以后每次加电,数据再从FLASH转移到高速RAM中进行DDFS合成。这样就可以弥补两者的不足。前面已经介绍了本系统所使用的双存储器机制,这里再介绍一下各存储器的选型及工作方式。FLASH使用使用的是ALLIANCE的AS7C3256-15,容量32K字节,速度为15。经过电脑计算软件计算所得的数据经过计算机串口或U

4、SB口下载到系统板中,在每次加电后数据再从FLASH转存到RAM中。在计算机下载中数据又分为从串口下载和USB口下载,数据如果从串口下载首先必须下载到RAM中,再一页一页的写到FLASH中,因为串口速率最高为128000波特率,接收一个字节的最短时间为,单片机在写完一个字节后写线就升高,由参考资料的时序可以看出若FLASH写线变高时间过长就会进入内部的写操作,因此接下载的数据将无法写入FLASH。为此必须先把256个字节数据写到RAM中再从RAM写到FLASH。如果使用USB接口,只要设置在高速状态下就可以直接写FLASH。系统所采用的RAM数据位只有

5、8位,而DA为12位所以必须由2片RAM合成一个12位的数据。但是如果这样,其中一片RAM要丢掉一半的存储空间,所以使用3片RAM提供共24位数据给2片DA,这样节省了RAM空间,其电路如图(2)系统的USB接口采用飞利浦的USB接口芯片PDIUSBD12。PDIUSBD12是一片USB接口芯片它可以把串行数据转换为8位的并行数据,符合通用串行总线USB1.1版规范,集成了FIFO存储器收发器以及电压调整器,可与任何外部微控制器/微处理实现高速并行接口2M字节/秒,完全自治的直接内存存取DMA操作,集成320字节多结构FIFO存储器,主端点的双缓冲配置

6、增加了数据吞吐量并轻松实现实时数据传输,在批量模式和同步模式下均可实现1M字节/秒的数据传输速率。由于微处理器速度限制和数字滤波器运算量的要求,系统通常在中频部分进行数字化,然后再进入DSP进行处理。因此该系统产生的8路模拟信号最高输出为10.7MHz。理论上只要相位累加器的位数足够大相位分辨率可以足够精确,但综合考察目前存储器、计数器的技术水平,选择D/A转换速率不小于要求输出基带最高频率的四倍则。这里选取了AD9752。此芯片是美国AD公司生产的高性能DA器件。它是TxDACTM系列成员之一,其分辨率为12位,速率可达100MHz,它采用单一电源供

7、电,范围为2.7-5.5V。AD9752采用先进的S工艺。边缘触发锁存和1.2V的带补偿的内置参考电压,提供了完整的单片DAC解决方案。AD9752是差分电流输出,满量程为20mA,输出阻抗大于100kΩ。它的差分电流输出,支持单端或差分应用。电流输出可直接与电阻连接提供两个互补的单端电压输出,也可直接输入变压器,输出电压为1.25V。由于DA的时钟是在上升沿锁存数据,因此D/A数据的输入要考虑到在同时钟源下,会与下降沿锁数据的器件存在一个脉冲的时延,因此在它的时钟端加入了一个非门进行时钟的翻转。DA输出的信号须加以低通滤波器平滑信号,但由于所需信号为

8、一个10.7M的带通信号所以可以用一个带通滤波器代替。用于智能天线设计的多路信号源: PLD使

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。