欢迎来到天天文库
浏览记录
ID:26337128
大小:44.61 KB
页数:11页
时间:2018-11-26
《armcortex各系列处理器分类比较》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库。
1、WORD格式编辑整理Cortex-M系列M0:Cortex-M0是目前最小的ARM处理器,该处理器的芯片面积非常小,能耗极低,且编程所需的代码占用量很少,这就使得开发人员可以直接跳过16位系统,以接近8位系统的成本开销获取32位系统的性能。Cortex-M0处理器超低的门数开销,使得它可以用在仿真和数模混合设备中。M0+:以Cortex-M0处理器为基础,保留了全部指令集和数据兼容性,同时进一步降低了能耗,提高了性能。2级流水线,性能效率可达1.08DMIPS/MHz。M1:第一个专为FPGA中的实现设计的ARM处理器。Cortex-M1处理器面向所有主要FPGA设备并包括对
2、领先的FPGA综合工具的支持,允许设计者为每个项目选择最佳实现。M3:适用于具有较高确定性的实时应用,它经过专门开发,可使合作伙伴针对广泛的设备(包括微控制器、汽车车身系统、工业控制系统以及无线网络和传感器)开发高性能低成本平台。此处理器具有出色的计算性能以及对事件的优异系统响应能力,同时可应实际中对低动态和静态功率需求的挑战。M4:由ARM专门开发的最新嵌入式处理器,用以满足需要有效且易于使用的控制和信号处理功能混合的数字信号控制市场。M7:在ARMCortex-M处理器系列中,Cortex-M7的性能最为出色。它拥有六级超标量流水线、灵活的系统和内存接口(包括AXI和AH
3、B)、缓存(Cache)以及高度耦合内存(TCM),为MCU提供出色的整数、浮点和DSP性能。互联:64位AMBA4AXI,AHB外设端口(64MB到512MB)指令缓存:0到64kB,双路组相联,带有可选ECC数据缓存:0到64kB,四路组相联,带有可选ECC指令TCM:0到16MB,带有可选ECC数据TCM:0到16MB,带有可选ECC专业知识分享WORD格式编辑整理Cortex-M系列规格对比类别M0M3M4M7体系结构ARMv6M(冯诺依曼)ARMv6M(哈佛)ARMv6M(哈佛)ARMv7-M(哈佛)ISA支持Thumb,Thumb-2Thumb,Thumb-2Th
4、umb,Thumb-2Thumb,Thumb-2DSP扩展单周期16/32位MAC单周期双16位MAC8/16位SIMD运算硬件除法(2-12周期)单周期16/32位MAC单周期双16位MAC8/16位SIMD运算硬件除法(2-12周期)浮点单元单精度浮点单元符合IEEE754单和双精度浮点单元与IEEE754兼容流水线3级3级3级+分支预测6级超标量+分支预测DMISP/MHz0.9~0.991.25~1.501.25~1.522.14/2.55/3.23中断NMI+1-32物理中断NMI+1-240物理中断NMI+1~240物理中断NMI+1~240物理中断中断优先级8~
5、2568~2568~256唤醒中断控制器最多240个最多240个最多240个内存保护带有子区域和后台区域的可选8区域MPU带有子区域和后台区域的可选8区域MPU可选的8/16区域MPU,带有子区域和背景区域睡眠模式集成的WFI和WFE指令和“退出时睡眠”功能。睡眠和深度睡眠信号随ARM电源管理工具包提供的可选的Retention模式集成的WFI和WFE指令和“退出时睡眠”功能。睡眠和深度睡眠信号。随ARM电源管理工具包提供的可选保留模式集成WFI和WFE指令和“退出时睡眠”功能。睡眠和深度睡眠信号。随ARM电源管理工具包提供的可选Retention模式集成WFI和WFE指令以
6、及SleepOnExit功能。休眠和深度休眠信号。ARM电源管理工具包及可选Retention模式增强的指令硬件单周期(32x32)乘法选项硬件除法(2-12个周期)和单周期(32x32)乘法、饱和数学支持。调试可选JTAG和Serial-Wire调试端口。最多4个断点和2个观察点可选JTAG和串行线调试端口。最多8个断点和4个检测点。可选JTAG和Serial-Wire调试端口。最多8个断点和4个检测点。可选的JTAG和串行线调试端口。最多8个断点和4个观察点。跟踪可选指令跟踪(ETM)、数据跟踪(DWT)和测量跟踪(ITM)可选指令跟踪(ETM)、数据跟踪(DWT)和测量
7、跟踪(ITM)可选指令跟踪(ETM)、数据跟踪(DWT)和测量跟踪(ITM)专业知识分享WORD格式编辑整理Cortex-A系列:ARMCortex-A系列是一系列用于复杂操作系统和用户应用程序的应用程序处理器。Cortex-A系列处理器支持ARM、Thumb和Thumb-2指令集。A5:一个高性能、低功耗的ARM宏单元,带有L1高速缓存子系统,能提供完全的虚拟内存功能。Cortex-A5处理器实现了ARMv7体系结构并运行32位ARM指令、16位和32位Thumb指令,还可在Jazelle状态下运行8
此文档下载收益归作者所有