内嵌uhfask-fsk发射器的8位微控制器

内嵌uhfask-fsk发射器的8位微控制器

ID:26139983

大小:53.00 KB

页数:7页

时间:2018-11-24

内嵌uhfask-fsk发射器的8位微控制器  _第1页
内嵌uhfask-fsk发射器的8位微控制器  _第2页
内嵌uhfask-fsk发射器的8位微控制器  _第3页
内嵌uhfask-fsk发射器的8位微控制器  _第4页
内嵌uhfask-fsk发射器的8位微控制器  _第5页
资源描述:

《内嵌uhfask-fsk发射器的8位微控制器 》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、内嵌uhfask/fsk发射器的8位微控制器摘要:8位CMOS微控制器rfPIC12C509AF具有TISC中央处理器、1024×12bit可编程EPROM、41字节数据RAM、8位可编程定时/计数器、看门狗定时器、5个通用I/O等电路,内嵌UHFASK/FSK发射器的射频频率范围为310~480MHz,输出功率+2~-12dBm,ASK数据发射速率0~40Kbps,FSK数据发射速率0~20Kbps,PLL锁相。本文简要介绍rfPIC12C509AF的特性及应用电路。关键词:微控制器无线发射器无线数据传输1概述tfPIC12C509AF是Microchip公司推出的单片集成内嵌射频无

2、线数据发射器的8位CMOS微控制器。芯片具有高性能的RISC中央处理器,33条12位字长的指令,8位字长的数据;内置4MHzRC振荡器,运行速度1μs指令周期;7个特殊功能的硬件寄存器,2级硬件堆栈,直接、间接和相对寻址方式;1024×12bit可编程EPROM,41字节数据RAM;在线串行编程(In-CircuitSerialProgrammingTM,ICSPTM),内部RC振荡器的频率可编程校准(独立于发射器的石英晶体振荡器基准),8位可编程定时器/计数器;上电复位,看门狗定时器,低功耗睡眠模式,可编程编码保护,5个通用I/O等功能;工作电压2.5~5.5V,低拉耗睡眠模式电流0

3、.2~4μA。内嵌的UHFASK/FSK发射器,射频频率范围为310~480MHz,可调节的输出功率+2~12dbm,ASK数据发射速率0~40Kbps,FSK数据发射速率0~20Kbps,PLL锁相,集成的晶体振荡器和VCO电路仅需少量的外部元件。可用于遥控无键入口(RKE)发射器、车库门开门器、遥测(轮胎压力,水、电、气表、贵重物品跟踪)、无线安防系统、无线电遥控等领域。2引脚排列及功能rfPIC2C509AF采用20脚SSOP封装,各引脚功能如下。1(VDD):逻辑电路和I/O端品/石英振荡器输入/外部时钟输入(GPIO仅在内部RC模式,在其它振荡器模式下为OSC1)。当GPIO

4、时TTL输入,在外部RC振荡器模式时ST输入。3(GP4/OSC2):双向I/O端品、石英晶体振荡器输出。在石英晶体振荡器模式连接晶振或谐振器。4(GP3/MCLR/VPP):输入端口/用户清除(复位)输入/编程电压输入。当构成MCLR时,此脚是低电平有效,实现器件复位。在设备进入正常的运行和编程模式时,MCLR、VPP上的电压不能超过VDD,并且能够通过软件编程改变引脚状态来唤醒睡眠状态。5(XTAL):发射器晶振,连接到考比慈(COPITTS)型晶体振荡器上。6(RFENIN):发射器和时钟输出使能,内部下拉。7(CLKOUT):时钟输出。8(PS/DATAASK):功率选择和AS

5、K数据输入。9(VDDRF):发射器正电压端。10(ANT1):差分功率放大器的输出端连接到天线,集电极开路输出。11(ANT2):差分功率放大器的输出端连接到天线,集电极开路输出。12(VSSRF):发射器接地参考端。13(NC):空脚。14(LF):连接外部回路滤波器。VCO转换输入和充电泵输出的共用点。15(DATAFSK):FSK的数据输入。16(FSKOUT):FSK晶振的输出。17(GP2/T0CKI):双向I/O端口,能构成T0CKI。18(GP1):双向I/O端口/串口编程时钟,能通过软件编程改变引脚状态来唤醒睡眠状态。这个缓冲器在串口编程模式下为施密特触发器输入。19

6、(GP0):双向I/O端口/串口编程数据,能通过软件编程改变引脚状态来唤醒睡眠状态。这个缓冲器在串口编程模式下为施密特触发器输入。20(VSS):逻辑电路和I/O脚的参考地。3基本结构和特性rfPIC12C509AF内部结构包括一个完整的8位CMOS微控制器电路和发射器电路,以下介绍发射器电路。发射器电路方框图如图1所示。发射器是一个完整的集成UHFASK/FSK发射电路,由石英晶体振荡器、锁相环电路(PLL)、集电极开路的输出功率可变放大器PA(Poplifier)和模式控制逻辑(modecontrollogic)所组成。外接元件有旁路电容、晶振和PLL回路滤波器,能实现ASK和FS

7、K的操作。引脚VDDRF和VSSRF分别是发射器电路的电源供给端和接地端。这些电源脚与微控制器的电源供给脚VDD和VSS是相互独立的。发射器的石英晶体振荡器是一个考比慈振荡器,提供PLL的基准频率,并且与PIC微控制器的振荡器是相互独立的。XTAL脚上接外部振荡器或AC模拟基准信号。发射频率是由晶振频率确定的,公式如下:ftransmit=fXTAL×32考虑到发射频率的灵活选择,最终晶振频率可能不是标准值。晶振频率最小值为9.65~15MHz

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。