欢迎来到天天文库
浏览记录
ID:25954773
大小:1.98 MB
页数:26页
时间:2018-11-23
《cadence2-10进制加减计数器设计报告》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库。
1、Cadence2-10进制加减计数器设计报告一、实验目的:1、掌握2-10进制加减CMOS计数器的逻辑设计;2、了解和掌握使用Cadence进行集成电路的设计过程。二、实验要求:用Cadence软件设计一个模十加减可逆计数器,其设计要求如下:(1)D触发器实现,上降沿有效;(2)S控制加减计数器之间的切换,S=0,加计数器;S=1,减计数器;(3)RD=0时,清零功能;(4)KEEP=0时,保持功能;(5)SET=0时,置数功能。(6)CY=1时,进位功能。三、准备工作:1.画出模十加减可逆计数器的真值表和电路图;2.列出模十所需的单元模块。(a)inv反相器;(b)an2两输入与门;
2、an3三输入与门;an4四输入与门;(c)or2两输入或门;or3三输入或门;(d)DFFD触发器;(f)模十加法计数器部分;模十减计数器部分;(g)MUX2二选一数据选择器。四、实验内容:使用Cadence软件设计模十加减可逆计数器步骤:1根据功能表和波形图绘制真值表和状态转移表;2由所选用的触发器的函数,利用卡诺图进行逻辑简化;3根据逻辑简化的最终结果及所选用触发器的内部电路图,在Cadence软件中绘制出计数器的电路总图;4对电路的各个功能进行仿真验证。五、实验原理:加减可逆计数器可由一个模十加计数器、一个模十减计数器和一个数据选择器组合构成。1、加计数器真值表与卡诺图计数脉冲C
3、P的顺序现态次态驱动信号0000000010001100010010001020010001100113001101000100401000101010150101011001106011001110111701111000100081000100110019100100000000101010XXXXXXXX111011XXXXXXXX121100XXXXXXXX131101XXXXXXXX141110XXXXXXXX151111XXXXXXXX加计数器真值表Q1Q0Q3Q20001111000000001001011xxxx1010xxQ1Q0Q3Q2000111100000100
4、1110111xxxx1000xxQ1Q0Q3Q20001111000010101010111xxxx1000xxQ1Q0Q3Q20001111000100101100111xxxx1010xx加计数器卡诺图0000010011001100010000000020010000100013001100100010401000011001150101010001006011001010101701110110011081000011101119100110001000101010XXXXXXXX111011XXXXXXXX121100XXXXXXXX131101XXXXXXXX141110
5、XXXXXXXX151111XXXXXXXX计数脉冲CP的顺序现态次态驱动信号图减计数器真值表Q1Q0Q3Q20001111000100001000011xxxx1001xxQ1Q0Q3Q20001111000000001011111xxxx1010xxQ1Q0Q3Q20001111000001001101011xxxx1010xxQ1Q0Q3Q20001111000100101100111xxxx1010xx减计数器卡诺图六、实验步骤1.登录操作界面.2.进入主操作界面,选择NTerminal。3.选择超级Bshell终端后,显示如图,输入icfb。按回车键打开Cadence。主操作
6、界面4.建立工程,并命名为design_102,如图所示。工程创建窗口5.新建create,显示下图对话框,先做一个反相器inv。如图所示。二输入与门创建窗口6.按快捷健I,出现实例调用窗口,选择NMOS,PMOS,GND,VDD,进行连接。按P,定义输入/输出接口。检查正确后再做器件的Symbol。如图所示。器件选择窗口反相器电路图反相器封装图7在连接好电路图后需要进行仿真,选择Tools-AnalogEnvironment打开仿真对话框。选择setup-modellibraries如图。在对话框的Browse中填入s05mixddsto2012,scs,Section中填入tt。然
7、后点击apply-OK。选择setup-stimuli-GlobalSources打开如图对话框,选择要设定的参数加上电压、波形,设置好电源,enable-change即可确定设置的参数。设置瞬态输入stoptime。选择outputs中的TObePlotted,选择要仿真的线路。生成网表inv仿真波形如上述方法画出其他单元模块。二输入与门电路二输入与门封装三输入与门电路三输入与门封装四输入与门电路图22四输入与门封装四输入与门仿真波形二输入或
此文档下载收益归作者所有