欢迎来到天天文库
浏览记录
ID:25923956
大小:1.11 MB
页数:14页
时间:2018-11-23
《常用基本数字集成电路应用设计》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、韶关学院课程设计说明书(论文)课程设计题目:常用基本数字集成电路应用设计课程:电子技术课程设计学生姓名:罗丽花学号:09101072040院系:物理与机电工程学院专业班级:09电子二班指导教师姓名及职称:周永明教授洪远泉实验师起止时间:2011年4月——2011年5月课程设计评分:(教务处制)14常用基本数字集成电路应用设计1常用基本数字集成电路概述数字集成电路是将元器件和连线集成于同一半导体芯片上而制成的数字逻辑电路或系统。根据数字集成电路中包含的门电路或元、器件数量,可将数字集成电路分为小规模集成(SSI)电路、中规模集成MSI电路、大规模集成(LSI)电路、超大规模集成VLSI电路和特
2、大规模集成(ULSI)电路。小规模集成电路包含的门电路在10个以内,或元器件数不超过100个;中规模集成电路包含的门电路在10~100个之间,或元器件数在100~1000个之间;大规模集成电路包含的门电路在100个以上,或元器件数在10~10个之间;超大规模集成电路包含的门电路在1万个以上,或元器件数在10~10之间;特大规模集成电路的元器件数在10~10之间。2门电路构成的多谐振荡器的基本原理非门作为一个开关倒相器件,可用以构成各种脉冲波形的产生电路。电路的基本工作原理是利用电容器的充放电,当输入电压达到与非门的阈值电压VT时,门的输出状态即发生变化。因此,电路输出的脉冲波形参数直接取决于
3、电路中阻容元件的数值。2.1不对称多谐振荡器非对称型多谐振荡器的输出波形是不对称的,当用TTL与非门组成时,输出脉冲宽度tw1=RC,tw2=1.2RC,T=2.2RC调节R和C值,可改变输出信号的振荡频率,通常用改变C实现输出频率的粗调,改变电位器R实现输出频率的细调。图1不对称多谐振荡器2.2对称型多谐振荡器14电路完全对称,电容器的充放电时间常数相同,故输出为对称的方波。改变R和C的值,可以改变输出震荡频率。非3用于输出波形整形。一般取R≤1KΩ,当R1=R2=1KΩ,C1=C2=100pf—100μf时,f可在Hz—MHz变化。脉冲宽度tw1=tw2=0.7RC,T=1.4RC.图2
4、对称型多谐振荡器2.3石英晶体稳频的多谐振荡器当要求多谐振荡器的工作频率稳定性很高时,上述几种多谐振荡器的精度已不能满足要求。为此常用石英晶体作为信号频率的基准。用石英晶体与门电路构成的多谐振荡器常用来为微型计算机等提供时钟信号。图3所示为常用的晶体稳频多谐振荡器。(a)、(b)为TTL器件组成的晶体振荡电路;(c)、(d)为CMOS器件组成的晶体振荡电路,一般用于电子标准中,其中晶体的f0=32768Hz.图3(c)中,门1用于振荡,门2用于缓冲整形。Rf是反馈电阻,通常在几十兆欧之间选取,一般选取22MΩ。R起稳定振荡作用,通常取十至几百千欧。C1是频率微调电容器,C2用于温度特性校正。
5、14图3常用的晶体振荡电路3555定时器构成的多谐振荡器3.1555定时器555定时器是一种应用方便的中规模集成电路,广泛用于信号的产生、变换、控制与检测。图4555定时器14555定时器功能表3.2用555定时器组成多谐振荡器工作原理:1)电路第一暂态,输出为1。电容充电,电路转换到第二暂态,输出为02)电路第二暂稳态,电容放电,电路转换到第一暂态。图5用555定时器组成多谐振荡器的原理图工作波形与振荡频率计算:tPL=R2C1n2≈0.7R2C14tpH=(R1+R2)C1n2≈0.7(R1+R2)C3.3用555定时器组成占空比可的调多谐振荡器tpH=RAC1n2≈0.7RACtPL=
6、RBC1n2≈0.7RBC4门电路多谐振荡器仿真4.1非门电路模型非门电路的模型如图6所示。14图6非门内部电路4.2不对称多谐振荡器不对称多谐振荡器电路如图7所示。图7不对称多谐振荡器不对称多谐振荡器电路的仿真结果:144.3对称多谐振荡器图8对称多谐振荡器对称多谐振荡器电路的仿真结果:144.4555振荡器仿真555芯片构成的如图9所示。输出脉冲波的高电平持续时间TW1=0.7(R1+R2)C1.图9555多谐振荡器555多谐振荡器电路的仿真结果:145N进制计数器5.174LS161的功能介绍74LS160十进制计数器连线图如图10所示。图1074LS160十进制计数器连线图74LS1
7、61的功能表如表1所示。由表1可知,74LS161具有以下功能:①异步清零当(CLR’)=0时,不管其他输入端的状态如何(包括时钟信号CP),14计数器输出将被直接置零,称为异步清零。②同步并行预置数在=1的条件下,当(LOAD’)=0、且有时钟脉冲CP的上升沿作用时,D0、D1、D2、D3输入端的数据将分别被Q0~Q3所接收。由于这个置数操作要与CP上升沿同步,且D0、D1、D2、D3的数据同时置入计数器,
此文档下载收益归作者所有