资源描述:
《DDS信号源设计毕业设计(论文)》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库。
1、本科毕业设计(论文)毕业设计(论文)DDS信号源设计63本科毕业设计(论文)摘要本文在分析现有信号发生器的工作原理基础上,根据系统指标合理地采用丁DDS技术,以AD9854芯片为核心,以Atmel公司的单片机芯片AT89S52为主控机,设计了一种结构简单性能优良的信号发生器。使用C51语言进行了相关软件设计和实现。该信号发生器具有输出频率滩确、频率稳定度高、频率分辨率高频率转换速度快、产生调制信号、杂散抑制感好等特点。关键词:DDS技术,信号发生器,AD9854,AT89S5263本科毕业设计(论文)AbstractThisarticleintheanalysisexistingsignalg
2、eneratingdeviceprincipleofworkfoundation,reasonablyhasusedtheDDStechnologyaccordingtothesystemtarget,taketheAD9854chipasthecore,byAtmelCorporation'smonolithicintegratedcircuitchipAT89S52primarilycontrollingmachine,hasdesignedonekindofstructuresimpleperformancefinesignalgeneratingdevice.UsedtheC51lan
3、guagetocarryonthesoftwaredesignandtherealization.Thissignalgeneratingdevicehastheoutputfrequencyaccurately,thefrequencystabilityhigh,thefrequencyresolutionhigh-frequencyconversionratequick,producesthemodulationsignal,thesuppressionisgoodandsoonthecharacteristic.KeyWord:DDS,SignalGenerating,AD9854,AT
4、89S5263本科毕业设计(论文)目录摘要2ABSTRACT3第一章引言7第二章DDS信号源总体概述82.1频率合成的概念及发展历史82.1.1DDS研究现状及意义92.2DDS的工作原理102.2.1DDS的工作原理102.2.2DDS的优点和不足12第三章信号发生器的方案设计143.1DDS信号发生器的技术指标143.2方案的选择15第四章芯片选择及结构184.1DDS芯片的选择184.1.1AD9854介绍194.1.2AD9854引脚定义204.1.3AD9854的串行操作224.2单片机芯片选择234.2.1AT89S52芯片介绍234.2.2AT89S52的引脚定义25第五章系统的
5、硬件设计275.1系统电源设计275.2复位电路设计2963本科毕业设计(论文)5.3信号的产生与控制电路设计305.3.1AT89S52与AD9854的接口305.3.2频率相位与幅度控制335.4人机交互模块的电路设计335.4.1键盘电路335.4.2显示电路345.4.3串口通讯接口电路355.4.4信号处理的设计37第六章系统的软件设计396.1软件总体设计396.2主程序模块396.3信号产生软件的设计416.4人机交互模块设计436.4.1键盘程序设计436.4.2显示程序设计476.4.3串行通信程序设计49第七章结束语517.1本文总结517.2进一步改进51参考文献52致谢
6、词54附录5563本科毕业设计(论文)第一章引言直接数字频率合成技术发展到现在,合成信号频率的精确度和频谱的纯度仍然是其今后发展的主要方向。而这方而性能指标的提高,可以从两个方而进行,一是提出更加先进的设计思想和设计理论,发展更加先进的生产工艺,由芯片厂家开发、生产出性能更完善的DDS芯片;二是对于已有成品的DDS芯片,设计完善的工作软件和抗干扰、抑制杂散的外围电路。自80年代以来各国都在研制DDS产品,随着基础电路制造工艺的逐步提高,通过采用先进的工艺和低功耗的设计,DDS的工作速度已经有了很大的提高并广泛的应用于各个领域。其中以AD公司的产品比较有代表性,如AD7008,AD9850,AD
7、9851、AD9854,AD9858等,其系统时钟频率从30MHz到1GHz不等。这些芯片还具有调制功能,如AD7008可以产生正交调制信号,AD9852也可以产生FSK,PSK、线性调频以及幅度调制的信号。芯片内部采用了优化设计,大多采用了流水技术,提高了相位累加器的工作频率,进一步提高了DDS芯片的输出频率。通过运用流水技术在保证相位累加器工作频率的前提下,相位累加器的字长可以设计的更长,如A