数码显示记忆“叮咚”门铃

数码显示记忆“叮咚”门铃

ID:25166138

大小:616.68 KB

页数:20页

时间:2018-11-17

数码显示记忆“叮咚”门铃_第1页
数码显示记忆“叮咚”门铃_第2页
数码显示记忆“叮咚”门铃_第3页
数码显示记忆“叮咚”门铃_第4页
数码显示记忆“叮咚”门铃_第5页
资源描述:

《数码显示记忆“叮咚”门铃》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、课程设计报告设计题目:数码显示记忆“叮咚”门铃指导教师:小组成员:姓名学号:上交日期:自我评定:优摘要:当今社会的电子产品更新换代十分之快,越人性化的产品越有市场。如今人们生活节奏加快,出差、旅游已经成为生活的常态,不在家的时候,无法得知是否有人来访,所以数显记忆门铃也就应运而生。数显记忆门铃由门铃电路、延时电路和显示记忆三部分组成。采用555定时器、74LS160、74LS48和共阴极七段数码管,组合构成一个可显示记忆门铃。关键词:74LS160,74LS48,555定时器目录前言41.总体设计方案5

2、1.1设计内容51.2设计方案51.2.1总设计电路原理51.2.2总设计电路流程图52.单元模块设计62.1器件介绍62.1.174LS160D和74LS48D工作原理及作用62.1.2555定时器82.1.37段数码管112.2单元电路设计及仿真112.2.1门铃电路112.2.2延时电路122.2.3数显记忆电路133、Multisim仿真图164、组装、焊接及调试184.1元件列表184.2组装、焊接和调试过程194.3实际中遇到的问题和解决方法194.3.1面包板问题194.3.2蜂鸣器发音问

3、题194.3.3各部分电路组合问题204.4完成情况205、个人体会20前言日新月异的社会,技术也加快了进步的步伐,越来越多的电子产品走进人们的日常生活,电子门铃的就是一个很好的例子。这次的课程设计,我们设计了一个集门铃和数字显示功能于一体的门铃电路。过程中我们深刻理解电路各部分的设计原理和所能实现的功能,如我们选用了555定时芯片,555芯片配上适当的阻容元件可以构成单稳态触发器、多谐振荡器以及施密特触发器等脉冲产生与整形电路,他们在工业自动控制、定时、仿生、电子乐器和防盗报警等方面都有着广泛的应用。

4、我们电路中的延时电路运用了单稳触发器,双音门铃则利用定时器构成多谐振荡器组成。这是一次理论与实践的完美结合。本次课程设计是我们首次的专业的设计实践,虽然遇到许多困难,但解决困难的过程让我们受益良多,小组的协作配合也更加默契,丰富了的专业知识,提高了动手能力。1.总体设计方案1.1设计内容设计一个数字显示记忆门铃电路。设置一个按钮,按下按钮时发出较高的频率“叮”声,松开按钮发出较低频率的“咚”声。门铃“叮咚”声的声音频率和声音持续时间可调。正常人听力范围在20Hz~20000Hz而300Hz~5000Hz

5、则是人耳最敏感的声音频率范围因此“叮咚”声最好在这个范围内或者左右。在按下门铃的触发信号通过延时工作区传递到数显计数计数加1,以避免访客连续动作导致误计数。1.2设计方案1.2.1总设计电路原理当按下开关时,一方面电源经开关触点、二极管VD2对电容C5快速充电使555的④脚变为高电平解除清零,另一方面电阻R6被按下开关短路,振荡器振荡,扬声器BUZZER发出“叮”的声音。当松开开关后后,一方面C5两端电压经R5、Rp2慢速放电以维持NE555的④为高电平,另一方面R6被接入电路,BUZZER发出“咚”的

6、声音,555的④脚变为低电平,555被清零,“咚”声终止。另一方面开关按下的信号由555的2脚进入555组成的单稳态触发电路,造成一定的延时时间再由555的3脚输出进入74LS160同步置数,最后经过74LS48七段数码管驱动器输出在共阴极七段数码管显示数值。1.2.2总设计电路流程图蜂鸣器叮咚门铃电路门铃按钮复位开关译码显示计数器延时电路2.单元模块设计2.1器件介绍2.1.174LS160D和74LS48D工作原理及作用1、74LS160D(1)工作原理74160输出为8421BCD码,计数为000

7、0-1001,M=10这种同步可预置十进计数器是由四个D型触发器和若干个门电路构成,内部有超前进位,具有计数、置数、禁止、直接(异步)清零等功能。对所有触发器同时加上时钟,使得当计数使能输入和内部门发出指令时输出变化彼此协调一致而实现同步工作。这种工作方式消除了非同步(脉冲时钟)计数器中常有的输出计数尖峰。缓冲时钟输入将在时钟输入上升沿触发四个触发器。这种计数器是可全编程的,即输出可预置到任何电平。当预置是同步时,在置数输入上将建立一低电平,禁止计数,并在下一个时钟之后不管使能输入是何电平,输出都与建立

8、数据一致。清除是异步的(直接清零),不管时钟输入、置数输入、使能输入为何电平,清除输入端的低电平把所有四个触发器的输出直接置为低电平。超前进位电路无须另加门,即可级联出n位同步应用的计数器。它是借助于两个计数使能输入和一个动态进位输出来实现的。两个计数使能输入(ENP和ENT)计数时必须是高电平,且输入ENT必须正反馈,以便使能动态进位输出。因而被使能的动态进位输出将产生一个高电平输出脉冲,其宽度近似等于QA输出高电平。此高电平溢出进位脉冲

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。