基于vme的星载上行数据 数据模块测试平台的设计与实现基于vme的星载上行数据 数据模块测试平台的设计与实现

基于vme的星载上行数据 数据模块测试平台的设计与实现基于vme的星载上行数据 数据模块测试平台的设计与实现

ID:25120180

大小:53.50 KB

页数:5页

时间:2018-11-18

基于vme的星载上行数据 数据模块测试平台的设计与实现基于vme的星载上行数据 数据模块测试平台的设计与实现_第1页
基于vme的星载上行数据 数据模块测试平台的设计与实现基于vme的星载上行数据 数据模块测试平台的设计与实现_第2页
基于vme的星载上行数据 数据模块测试平台的设计与实现基于vme的星载上行数据 数据模块测试平台的设计与实现_第3页
基于vme的星载上行数据 数据模块测试平台的设计与实现基于vme的星载上行数据 数据模块测试平台的设计与实现_第4页
基于vme的星载上行数据 数据模块测试平台的设计与实现基于vme的星载上行数据 数据模块测试平台的设计与实现_第5页
资源描述:

《基于vme的星载上行数据 数据模块测试平台的设计与实现基于vme的星载上行数据 数据模块测试平台的设计与实现》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、基于VME的星载上行数据数据模块测试平台的设计与实现基于VME的星载上行数据数据模块测试平台的设计与实现

2、第1内容显示中关键词:VME总线测试平台PSKFPGAVME(VersaModuleEurocard)总线是一种计算机总线结构。Versa总线由Motorola公司专为其MC6800处理器开发设计的,VME总线是在Versa总线的基础上发展起来的,主要采用了Versa总线的电气标准及欧式卡(Eurocard)的机械标准。VME总线在工业领域得到了广泛应用,航空、航天和军事等领域也大量采用VME总线。在以VME

3、为背板总线的系统中,很多功能模块作为VME从设备存在于系统中。目前,市场上有关VME从设备的专用接口芯片功能复杂,成本很高,不被广泛使用,很多VME从设备都需要自行开发VME从设备接口。本文介绍一种围绕FPGA芯片设计VME总线从设备接口的技术。本文设计的基于VME的测试平台是某星载上行数据处理模块的测试平台。2基于VME的星载上行数据处理模块测试平台的设计2.1测试平台的系统组成星载上行数据处理模块由PSK解调卡、指令译码卡和存储器加载卡及VME接口卡组成,主要用来完成上行PSK副载波信号的解调、译码和处理。其

4、中数据注入卡属于VME从设备。对星载上行数据处理模块进行测试的平台由VME机箱、仿真VME计算机、监测设备和运行在监控计算机上的监控软件组成,用来验证上行数据处理模块的功能及VME从设备接口的设计。系统组成框图如图2所示。上行数据处理模块所包括的功能单元均以双高度VME卡的形式安装在VME机箱中,其中数据注入板卡通过VME接口与仿真VME计算机完成数据通信。VME机箱是提供测试模块和被测模块的机械及电气安装载体。运行在监控计算机上的监控软件提供人机会话界面;设置测试床工作模式(自检/工作);接收由VME仿真计算机

5、传回的遥测参数,反映星上设备的工作状态;接收显示由VME仿真计算机传送的注入数据;接收显示检测设备发出的指令检测报告。2.2监测设备的设计监测设备用来检测上行数据处理模块译码输出的指令代码,并且提供双电平状态信号,检测上行数据处理模块延时输出的控制信号、星上设备用电以及硬件复位等。原理框图如图3所示。2.3VME仿真计算机的设计图3VME仿真计算机负责管理上行数据处理模块的工作模式。它通过仿真VME总线时序对上行数据处理模块进行数据的访问,并且能够接收和响应上行数据处理模块的终端请求,然后读取遥控注入数据和遥测参

6、数并传送给测试计算机。另外,仿真计算机还可以通过VME总线向上行数据处理模块发送间接指令。其原理框图如图4所示。3VME总线从设备接口的设计与实现3.1EDA技术在现代电子系统设计领域,EDA技术已经逐渐成为电子系统的主要设计手段。FPGA(现场可编程门阵列)是EDA技术中重要的一种应用。FPGA器件在结构上由逻辑功能块排列为阵列,并由可编程的内部连线连接这些功能块来实现一定的逻辑功能。本设计中遥测解调及遥控注入深试卡的数字和逻辑电路部分均由FPGA器件来完成,这里采用Altera公司的FPGA芯片ACEK1K3

7、0QC208。该芯片具有三万门可编程逻辑单元,属于Sram型的FPGA芯片,逻辑信息保存在芯片的静态存储器中,上电时动态加载。这种类型的器件在验证期间可以使用下载工具将逻辑加载到芯片中,验证完毕后需要将逻辑信息烧写在专门的PROM中,以后系统上电时,FPGA从PROM中自动加载逻辑。3.2从设备接口的设计在本设计中,VME从设备接口功能为(A24/D16)和(A16/D08),对应的AM代码如下(IEEESTD1014-1987);AM=0x2DShortsupervisoryaccess(A16)AM=0x29

8、Shortnonprivilegedaccess(A16)AM=0x3EStandardsupervisoryprogramaccess(A24)AM=0x3DStandardsupervisorydataaccess(A24)AM=0x3AStandardnonprivilegedprogramaccess(A24)AM=0x39Standardnonprivilegeddataaccess(A24)AM=0x3FStandardsupervisoryblocktransfer(A24)AM=0x3bStand

9、ardnonprivilegedblocktransfer(A24)VME总线特性为:*A24和A16访问*D16和D08(EO)访问*支持D16BLOCK传输*支持D08(EO)BLOCK传输*支持RModify-E总线从设备接口需要包括中断设计,其功能为完成VME中断请求全过程中的所有应答时序。设计参数(IEEESTD1014-1987)如下:*中断释放方式:RORA

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。