欢迎来到天天文库
浏览记录
ID:2504226
大小:1.88 MB
页数:96页
时间:2017-11-16
《现代程控交换实验箱设计毕业论文》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库。
1、现代程控交换实验箱设计毕业论文前言一、适用范围程控交换实验系统是为了配合《程控数字交换网络》的教学而设计的实验装置,这套系统上除了完成理论验证实验外,还可以完成该课程设计、毕业设计,以及二次性开发。本系统适合于各大学通信专业的专科生、本科生、研究生以及教师和相关的科研使用。一、结构简介系统结构图如图一所示。程控交换实验系统采用模块化结构设计,主板实物结构图如下所示:图一:主板实物结构图1、程控交换系统模块(系统控制板):-95-它是整个系统的核心部分,主要由DSP芯片TMS320VC5410A、ALTERA的FPGA芯片EP1C6Q240和TI的MSP
2、430F14916位微处理器构成,完成程控交换当中的交换、控制功能。程控交换系统模块结构框图如图三所示。程控交换网络系统(FPGA)中继接口用户接口电路用户接口电路PCM编码电话一电话三PCM编码PCM译码PCM译码用户接口电路用户接口电路PCM译码电话四电话二PCM译码PCM编码PCM编码串口LCD显示配置电路键盘MSP430(MCU)程控交换系统控制(DSP)配置电路-95-图二:系统结构图a)DSP数字信号处理部分:它由TMS320VC5410A芯片、SRAM和FLASH构成微控制系统。完成信号的分解、组合、交换、控制、FSK的编解码、DTMF信
3、号的识别、EEPROM数据保存、铃音发生等多项功能。板上S2开关用于设定DSP的工作方式和频率,外部晶振为20MHz,该系统DSP的标准工作频率是140MHz,产品在出厂时已设定好,无需调整。在做二次开发时根据需要进行调整,参看下表:MP/MC工作模式选择MD1MD2MD3时钟00015倍00110倍0105倍011保留1002倍1011/41101倍1111/2表一:DSP时钟模式板上具有DSP的JTAG接口,用于二次开发使用。b)FPGA可编程逻辑器件部分ALTERA公司的FPGA(EP1C6Q240芯片、EPC2LC20)构成,PROM完成配置功
4、能,FPGA在系统中完成时隙组合、E1信号传输、键盘控制等功能。板上SW-DIP88位拨码开关是选择FPGA配置方式的。J1-J5全为“1”是PROM自行加载配置,全为“0”是计算机配置,出厂时默认是PROM-95-加载,做二次开发时才需改动,切换配置模式时必须将此5位都拨到同一端。出厂时M0-M2已配置好无需改动。P4为FPGA配置接口,P1为FPGABoundary-scan接口,P2为可擦除配置PROMBoundary-scan接口,以上接口均为二次开发时使用。复位开关用于对FPGA的重配置和DSP的复位。系统控制板上的几个LED灯含义如下:D1
5、2(黄):配置成功。D13(红):配置失败。TL1(红):3.3V电源指示灯。TL2(红):1.8V电源指示灯。D4_LED红):5V电源指示灯。a)MSP430F149微处理改处理器作为DSP的协处理器,完成UART数据的接收发送,LCD显示,与DSP之间进行数据交互。b)电源稳压完成对输入的+5V电压转换成系统工作所需的其他电压组合:+1.8V、+2.5V、+3.3V。c)UART1、UART2UART1是DSP的串口,在本系统中暂时不使用。UART2是用MSP430的串口,在本系统中用此口来完成与计算机的通信。d)电源插座当系统控制板与主板连接使
6、用时,该电源插座无需插入外接电源。当系统控制板单独使用时,需通过该口从外部接入一+5V直流电源,外接电源的插头的极性为外正内负,供电电流至少需达到500mA。g)DSP_JTAG口、FPGA_JTAG口、MSP430__JTAG口 DSP_JTAG口为DSP-95-仿真器连接专用接口,供系统二次开发时使用。当系统工作在正常状态时(即:非二次开发状态),无需连接DSP仿真器,对系统工作无影响。 FPGA_JTAG共有三个接口组成,分别为:ALTERA板:FPGA_PS、FPGA_JTAG和EPC_JTAG。其中:FPGA_PS口为FPGA-EP1C6
7、Q240的串从配置接口,FPGA_JTAG为FPGA-EP1C6Q240的JTAG配置接口,EPC_JTAG为配置ROM-EPC2LC20的JTAG口。无论哪种FPGA芯片的控制板,这些配置接口都在系统二次开发时使用,在系统正常状态下,无需连接,不影响系统正常使用。MSP430__JTAG口为MSP430仿真器连接专用接口,供系统二次开发时使用。-95-图三 程控交换系统模块结构框图2、主板组成模块功能说明主板的组成结构图如图一二所示,共有12个组成模块,分别介绍如下:a)用户接口模块(1~4) 用户接口模块共有4个,分别是用户一、用户二、用户三、
8、用户四,完成BORSHT-95-功能;b)PCM编译码模块(1~4) PCM编译码模块共有
此文档下载收益归作者所有