第4章 微机原理与接口技术

第4章 微机原理与接口技术

ID:24847563

大小:2.93 MB

页数:65页

时间:2018-11-15

第4章 微机原理与接口技术_第1页
第4章 微机原理与接口技术_第2页
第4章 微机原理与接口技术_第3页
第4章 微机原理与接口技术_第4页
第4章 微机原理与接口技术_第5页
资源描述:

《第4章 微机原理与接口技术》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、微机原理、汇编与接口技术4.14.24.3总线概述8086/8088的CPU总线Pentium的CPU总线第四章总线4.4局部总线4.5通用外部总线4.6Pentium微型计算机系统4.1总线概述总线是一种数据通道,系统各部件共享总线可同时挂接多个部件总线分为:内部总线、局部总线、外部总线4.3Pentium的CPU总线第四章总线4.4局部总线4.5通用外部总线4.6Pentium微型计算机系统4.1总线概述8086/8088的CPU总线4.24.28086/8088的CPU总线4.2.18086/8088的引线及功能8086/8088均为40条引线、双列直插式封装,某些引线

2、有多重功能,其功能转换有两种情况:一种是分时复用,另一种是按组态定义.最小组态→用8088微处理器构成一个较小系统,即所连的存储器容量不大,I/O端口也不多,此时系统的控制总线由8088直接提供.最大组态→用8088构成一个较大系统时,系统的控制信号不能由CPU直接提供,而必须由总线控制器控制产生.用8088微处理器构成系统时,有两种不同的组态:8088引脚信号共40条地址/数据:8条地址:8条地址/状态:4条控制:16条其他:Vcc,GND×2,CLK8088CPU引线的排列控制工作在什么组态数据与低8位地址分时复用状态与高4位地址分时复用最大(最小)组态下的控制信号与组态

3、无关的引线电源和定时线8088CPU的引线信号:1.地址和数据线2.控制和状态线3.电源和定时线(1)AD7~AD0低8位地址/数据线.利用内部的多路开关,数据与低8位地址分时复用这些引线.当CPU访问存储器或外设时,先输出访问地址,由外部锁存器锁存地址,再读/写所需要的数据(2)A15~A8中间8位地址线.8088内部锁存1.地址和数据线(3)A19~A16/S6~S3高四位地址/状态线.地址与状态分时复用.访问外设时,4位地址线不用.存储器的读/写和I/O操作时这些线用来输出状态信息:S6S5S4S30F的IF位00ES01SS10CS11DS1.地址和数据线分两种:一种

4、8088组态有关的线,另一类是与组态无关的线(1)MN/MX控制8088工作与什么组态.接电源(+5V),8088处于最小组态,接地,8088处于最大组态(2)最小组态下的控制信号线IO/M输入输出/存储器选择信号.输出低电平→访存;输出高电平→访问I/O端口WR写信号.低电平有效,在执行存储器或I/O端口的写操作时输出的一个选通信号INTA中断响应信号.低电平有效.是8088响应外部INTR而发出的中断响应信号2.控制和状态线ALE地址锁存允许信号.是8088发出的选通脉冲,将AD7~AD0和A19/S6~A16/S3上出现的地址锁存到外部地址锁存器中DT/R数据发送/接收

5、信号.低电平→接收数据,高电平→发送数据DEN数据允许信号.低电平有效HOLD保持请求信号.用于直接存储器存取操作,即DMA请求输入信号HLDA保持响应信号.DMA响应回答信号2.控制和状态线(3)最大组态下的控制信号线S2,S1,S03个状态信号.其译码输出作为8088工作在最大组态时,对存储器和I/O端的口读/写操作信号.2.控制和状态线S2S1S0CPU状态000中断响应001读I/O端口010写I/O端口011暂停100取指令101读存储器110写存储器111无作用(4)与组态无关的引线RD读选通信号.低电平时有效,表示正在进行存储器或I/O读操作READY准备就绪信

6、号.是CPU寻址的存储器或I/O口送来的响应信号INTR中断请求信号.它是外设发来的可屏蔽中断请求信号,可由标志寄存器中的中断允许标志位来屏蔽NMI非屏蔽中断请求信号.它是边沿触发信号,是不可屏蔽的RESET复位信号2.控制和状态线VCC电源线.要求加5V±10%的电压GND地线.8086/8088有两条地线,这两条地线都要接地CLK时钟信号.一般由时钟信号发生器8284输出,它提供8088的定时操作.8088的标准时钟频率为5MHz3.电源和定时线4.2.28088的CPU系统1.地址锁存器8088在访问存储器或I/O设备时,低8位/高4位地址与数据/状态分时复用,先输出地

7、址,后输出数据/状态,为了不使先送出的地址丢失,用8088组建系统时,必须用地址锁存器三态地址锁存器8282、74LS37374LS373→8D锁存器,其引线排列和功能为:2.双向总线驱动器74LS245→8总线传送器,引线排列如图:功能:输出允许G传送方向DIR操作LHA→BLLB→AH×隔离→增强8088的负载能力注:OE为书上的G端,T为书上的DIR3.时钟发生器8284A8088内部没有时钟信号产生电路。而用8284向8088及系统提供符合定时要求的时钟信号CLK、准备好信号READY、复位信号

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。