集成电路的现状与X数S发展趋势

集成电路的现状与X数S发展趋势

ID:24056496

大小:44.00 KB

页数:6页

时间:2018-11-08

集成电路的现状与X数S发展趋势_第1页
集成电路的现状与X数S发展趋势_第2页
集成电路的现状与X数S发展趋势_第3页
集成电路的现状与X数S发展趋势_第4页
集成电路的现状与X数S发展趋势_第5页
资源描述:

《集成电路的现状与X数S发展趋势》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、----------专业最好文档,专业为你服务,急你所急,供你所需-------------文档下载最佳的地方集成电路的现状与发展趋势1、国内外技术现状及发展趋势  目前,以集成电路为核心的电子信息产业超过了以汽车、石油、钢铁为代表的传统工业成为第一大产业,成为改造和拉动传统产业迈向数字时代的强大引擎和雄厚基石。1999年全球集成电路的销售额为1250亿美元,而以集成电路为核心的电子信息产业的世界贸易总额约占世界GNP的3%,现代经济发展的数据表明,每l~2元的集成电路产值,带动了10元左右电子工业产值的形成,进而带动了100元GDP的增长。目前,发达国家国民

2、经济总产值增长部分的65%与集成电路相关;美国国防预算中的电子含量已占据了半壁江山(2001年为43.6%)。预计未来10年内,世界集成电路销售额将以年平均15%的速度增长,2010年将达到6000~8000亿美元。作为当今世界经济竞争的焦点,拥有自主版权的集成电路已曰益成为经济发展的命脉、社会进步的基础、国际竞争的筹码和国家安全的保障。  集成电路的集成度和产品性能每18个月增加一倍。据专家预测,今后20年左右,集成电路技术及其产品仍将遵循这一规律发展。集成电路最重要的生产过程包括:开发EDA(电子设计自动化)工具,利用EDA进行集成电路设计,根据设计结果在

3、硅圆片上加工芯片(主要流程为薄膜制造、曝光和刻蚀),对加工完毕的芯片进行测试,为芯片进行封装,最后经应用开发将其装备到整机系统上与最终消费者见面。20世纪80年代中期我国集成电路的加工水平为5微米,其后,经历了3、1、0.8、0.5、0.35微米的发展,目前达到了0.18微米的水平,而当前国际水平为0.09微米(90纳米),我国与之相差约为2-3代。  (1)设计工具与设计方法。随着集成电路复杂程度的不断提高,单个芯片容纳器件的数量急剧增加,其设计工具也由最初的手工绘制转为计算机辅助设计(CAD),相应的设计工具根据市场需求迅速发展,出现了专门的EDA工具供应

4、商。目前,EDA主要市场份额为美国的Cadence、Synopsys和Mentor等少数企业所垄断。中国华大集成电路设计中心是国内唯一一家EDA开发和产品供应商。----------专业最好文档,专业为你服务,急你所急,供你所需-------------文档下载最佳的地方----------专业最好文档,专业为你服务,急你所急,供你所需-------------文档下载最佳的地方  由于整机系统不断向轻、薄、小的方向发展,集成电路结构也由简单功能转向具备更多和更为复杂的功能,如彩电由5片机到3片机直到现在的单片机,手机用集成电路也经历了由多片到单片的变化。目前

5、,SoC作为系统级集成电路,能在单一硅芯片上实现信号采集、转换、存储、处理和I/O等功能,将数字电路、存储器、MPU、MCU、DSP等集成在一块芯片上实现一个完整系统的功能。它的制造主要涉及深亚微米技术,特殊电路的工艺兼容技术,设计方法的研究,嵌入式IP核设计技术,测试策略和可测性技术,软硬件协同设计技术和安全保密技术。SoC以IP复用为基础,把已有优化的子系统甚至系统级模块纳入到新的系统设计之中,实现了集成电路设计能力的第4次飞跃。  (2)制造工艺与相关设备。集成电路加工制造是一项与专用设备密切相关的技术,俗称“一代设备,一代工艺,一代产品”。在集成电路制

6、造技术中,最关键的是薄膜生成技术和光刻技术。光刻技术的主要设备是曝光机和刻蚀机,目前在130nm的节点是以193nmDUV(DeepUltravioletLithography)或是以光学延展的248nmDUV为主要技术,而在l00nm的节点上则有多种选择:157nmDIJV、光学延展的193nmDLV和NGL.在70nm的节点则使用光学延展的157nmDIJV技术或者选择NGL技术。到了35nm的节点范围以下,将是NGL所主宰的时代,需要在EUV和EPL之间做出选择。此外,作为新一代的光刻技术,X射线和离子投影光刻技术也在研究之中。  (3)测试。由于系统芯

7、片(SoC)的测试成本几乎占芯片成本的一半,因此未来集成电路测试面临的最大挑战是如何降低测试成本。结构测试和内置自测试可大大缩短测试开发时间和降低测试费用。另一种降低测试成本的测试方式是采用基于故障的测试。在广泛采用将不同的IP核集成在一起的情况下,还需解决时钟异步测试问题。另一个要解决的问题是提高模拟电路的测试速度。  (4)封装。电子产品向便携式/小型化、网络化和多媒体化方向发展的市场需求对电路组装技术提出了苛刻需求,集成电路封装技术正在朝以下方向发展:  ①裸芯片技术。主要有COB(ChipOI1Board)技术和FlipChip(倒装片)技术两种形式。

8、  ②微组装技术。是在高密度多层互连基

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。