CMOS4046集成电路研究锁相环(PLL)的工作原理 毕业论文外文翻译

CMOS4046集成电路研究锁相环(PLL)的工作原理 毕业论文外文翻译

ID:240282

大小:86.09 KB

页数:9页

时间:2017-07-12

CMOS4046集成电路研究锁相环(PLL)的工作原理  毕业论文外文翻译_第1页
CMOS4046集成电路研究锁相环(PLL)的工作原理  毕业论文外文翻译_第2页
CMOS4046集成电路研究锁相环(PLL)的工作原理  毕业论文外文翻译_第3页
CMOS4046集成电路研究锁相环(PLL)的工作原理  毕业论文外文翻译_第4页
CMOS4046集成电路研究锁相环(PLL)的工作原理  毕业论文外文翻译_第5页
资源描述:

《CMOS4046集成电路研究锁相环(PLL)的工作原理 毕业论文外文翻译》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、本实验要使用CMOS4046集成电路研究锁相环(PLL)的工作原理。电路包括两个不同的鉴相器和一个VCO。另外还有一个齐纳二极管参考电压源用在供电调节中,在解调器输出中有一个缓冲电路。用户必须提供环路滤波器。4046具有高输入阻抗和低输出阻抗,容易选择外围元件。注意事项1.本实验较为复杂,进入实验室之前,确认你已经弄懂了电路预计应该怎样工作。对某样东西还没有充分分析之前,不要去尝试制作它。在开始实验之前要通读本文。2.在实验第一部分得到的数据要用来完成实验的其它任务。所以要仔细对待这部分内容。3.小心操作

2、4046芯片,CMOS集成电路很容易损坏。避免静电释放,使用10kΩ电阻把信号发生器的输出耦合到PLL。在关掉4046供电电源之前先关闭信号发生器,或者从信号输入端给整个电路供电。要避免将输出端对电源或对地短路,TTL门电路可以容忍这种误操作但CMOS不能(要注意松散的导线)。CMOS输出也没有能力驱动电容负载。VSS应该接地,VDD应该接5V,引脚5应该接地(否则VCO被禁止)。1VCO工作原理阅读数据手册中的电路描述。VCO常数(单位为弧度/秒-伏)是工作频率变化与输入电压(引脚9上)变化之比值。测量

3、出,即,画出输出频率关于输入电压的曲线。确认数据范围要覆盖5kHz到50kHz。对于R1,R2和C的各种参数取值进行测量,确定对于R1,R2和C是怎样的近似关系。测量VCO输出的上升和下降时间,研究电容性负载的影响。2无源环路滤波器无源环路滤波器位于鉴相器输出与VCO输入之间。此滤波器对鉴相器输出中的高次谐波进行衰减,并控制环路的强度。通常用一个简单RC滤波器就可以满足要求,这种设计能避免有源滤波器设计中固有的电平移动和输出限制的恼人问题。但另外一方面,有源滤波器可以提供更优越的性能。2.1相位比较器首先

4、来看一下4046的相位比较器II的输出。该输出端是一个三态器件,这可以在环路锁定时减小波纹。与存在两倍基频拍频的情况不同,这里没有任何拍频。糟糕的方面是,当我们需要为环路建立一个框图时,却不能很好地定义。当向上或向下驱动之一接通时,输出端表现为电压源。但是当输出端悬浮时,它实质上为一个电流源(一个0A电流源)。因此的值将依赖于给定的滤波器。考察图1。图1相位比较器II的输出图中当向上驱动器接通时,相位比较器输出为,当向下驱动器接通时,,当相位比较器处在开路状态时,。我们可以求出输出的平均值:注意的值依赖于

5、的值。这使得环路的计算非常困难。实际上,当不是2.5V时,对于正的或负的相位误差,的值不相同。为了得到可用的输出,我们可以修改输出端来产生一个固定的值。为此,我们可以加上一个有源元件,使得当输出端开路时的值确定。在图2和图4中,开路值都定义为2.5V,结果是对于正的和负的都有相等的值。如果你准备给相位比较器II仅仅搭配一个RC网络,一定要明白这样的方案在锁定范围的极端情况下,环路的动态特性会显著地降低。使用无源环路滤波器的简单二阶PLL如图2所示。其中使用了相位比较器II。当环路锁定时,鉴相器输出电压平均

6、值为。增量鉴相器增益常数弧度。考虑下面指标:其中我们定义了中心频率f0作为当引脚9为.5V电压时VCO的输出频率。请使用图2给出的结构来设计并制作一个电路实现上述指标。将你的设计写成文档,内容包括框图以及环路传递函数的幅度、相位波特图。讨论的问题:稳态相位误差和锁定范围如何?预期结果与实际测量结果的比较。环路的相位裕度可以从环路阶跃响应的测量中导出。一种方法是在输入端施加一个调频信号并观察解调输出。具体步骤是,在产生输入信号的函数信号发生器上,用方波调制其频率。观察VCO输入电压,测量其上升时间和尖峰过冲

7、,研究这些测量结果是否与给定转折频率和相位裕度的二阶系统相符合?注意:频偏应该很小,避免PLL失锁。图3滞后环路滤波器在图3中,环路滤波器用一个滞后网络代替。这个网络允许单独设定和。因而环路可以有宽的锁定范围(由确定)和窄的带宽。请设计并制作满足如下指标的电路:设计文档中要包括必要的波特图。滞后滤波器对于来自鉴相器的高频波纹不能提供很大的衰减。当你观察VCO输入端(引脚9)的电压时可以看得很清楚。在R4两端跨接一个电容来增加对高频的衰减。如果引起的极点位于转折频率之外,则除了高频段的锯齿被去掉之外,引起的

8、FM阶跃响应的变化可以如果没有可用的频率信号发生器,可以考虑使用另外一个4046的VCO。被忽略。现在尝试增加频偏,让环路失锁,注意相位比较器输出端和VCO输入端的响应。2.2异或鉴相器现在考虑,如果用相位比较器I(一个异或门)替换2.1节中描述的滞后补偿PLL中的相位比较器II会怎样?你应该能从理论和实验两方面回答这个问题。具体问题包括,鉴相器增益、环路带宽、相位裕度、稳态相位误差、锁定范围和(实验中)取得锁定的难易程度如何

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。