微机原理和接口技术习题集答案解析5章

微机原理和接口技术习题集答案解析5章

ID:23818861

大小:9.44 MB

页数:8页

时间:2018-11-10

微机原理和接口技术习题集答案解析5章_第1页
微机原理和接口技术习题集答案解析5章_第2页
微机原理和接口技术习题集答案解析5章_第3页
微机原理和接口技术习题集答案解析5章_第4页
微机原理和接口技术习题集答案解析5章_第5页
资源描述:

《微机原理和接口技术习题集答案解析5章》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、第5章总线及其形成1.微处理器的外部结构表现为数量有限的输入输出引脚,它们构成了微处理器级总线。2.微处理器级总线经过形成电路之后形成了系统级总线。3.简述总线的定义及在计算机系统中采用标准化总线的优点。答:总线是计算机系统中模块(或子系统)之间传输数据、地址和控制信号的公共通道,它是一组公用导线,是计算机系统的重要组成部分。采用标准化总线的优点是:1)简化软、硬件设计。2)简化系统结构。3)易于系统扩展。4)便于系统更新。5)便于调试和维修。4.在微型计算机应用系统中,按功能层次可以把总线分成哪几类。答

2、:在微型计算机应用系统中,按功能层次可以把总线分成:片内总线、元件级总线、系统总线和通信总线。5.简述RESET信号的有效形式和系统复位后的启动地址。答:RESET为系统复位信号,高电平有效,其有效信号至少要保持四个时钟周期,且复位信号上升沿要与CLK下降沿同步。系统复位后的启动地址为0FFFF0H。即:(CS)=0FFFFH,(IP)=0000H。6.8086CPU的信号在访问存储器时为高电平,访问I/O端口时为低电平。7.在8086系统总线结构中,为什么要有地址锁存器?答:8086CPU有20条地址线

3、和16条数据线,为了减少引脚,采用了分时复用,共占了20条引脚。这20条引脚在总线周期的T1状态输出地址。为了使地址信息在总线周期的其他T状态仍保持有效,总线控制逻辑必须有一个地址锁存器,把T1状态输出的20位地址信息进行锁存。8.根据传送信息的种类不同,系统总线分为数据总线、地址总线和控制总线。9.三态逻辑电路输出信号的三个状态是高电平、低电平和高阻态。10.在8086的基本读总线周期中,在状态开始输出有效的ALE信号;在状态开始输出低电平的信号,相应的为__低__电平,为__低__电平;引脚AD15

4、~AD0上在状态期间给出地址信息,在状态完成数据的读入。1.利用常用芯片74LS373构成8086系统的地址总线,74LS245作为总线收发器构成数据总线,画出8086最小方式系统总线形成电路。答:8086最小方式系统总线形成电路如图5.1所示。图5.18086最小方式系统总线形成电路2.微机中的控制总线提供H。A.数据信号流;B.存储器和I/O设备的地址码;C.所有存储器和I/O设备的时序信号;D.所有存储器和I/O设备的控制信号;E.来自存储器和I/O设备的响应信号;F.上述各项;G.上述C,D两项;

5、A.上述C,D和E三项。1.微机中读写控制信号的作用是E。A.决定数据总线上数据流的方向;B.控制存储器操作读/写的类型;C.控制流入、流出存储器信息的方向;D.控制流入、流出I/O端口信息的方向;E.以上所有。2.8086CPU工作在最大方式,引脚应接__地__。3.RESET信号在至少保持4个时钟周期的高电平时才有效,该信号结束后,CPU内部的CS为0FFFFH,IP为0000H,程序从0FFFF0H地址开始执行。4.在构成8086最小系统总线时,地址锁存器74LS373的选通信号G应接CPU的ALE

6、信号,输出允许端应接地;数据收发器74LS245的方向控制端DIR应接信号,输出允许端应接信号。5.8086CPU在读写一个字节时,只需要使用16条数据线中的8条,在一个总线周期内完成;在读写一个字时,自然要用到16条数据线,当字的存储对准时,可在一个总线周期内完成;当字的存储为未对准时,则要在两个总线周期内完成。6.CPU在状态开始检查READY信号,__高_电平时有效,说明存储器或I/O端口准备就绪,下一个时钟周期可进行数据的读写;否则,CPU可自动插入一个或几个等待周期(TW),以延长总线周期,从而

7、保证快速的CPU与慢速的存储器或I/O端口之间协调地进行数据传送。7.8086最大系统的系统总线结构较最小系统的系统总线结构多一个芯片8288总线控制器_。8.微机在执行指令MOV[DI],AL时,将送出的有效信号有BC。A.RESETB.高电平的信号C.D.9.设指令MOVAX,DATA已被取到CPU的指令队列中准备执行,并假定DATA为偶地址,试画出下列情况该指令执行的总线时序图:(1)没有等待的8086最小方式;(2)有一个等待周期的8086最小方式。答:(1)没有等待的8086最小方式时序如图5

8、.2所示。图5.2没有等待的8086最小方式时序(2)有一个等待周期的8086最小方式时序图如图5.3所示。图5.3有一个等待周期的8086最小方式时序图22.上题中如果指令分别为:(1)MOVDATA+1,AX(2)MOVDATA+1,AL(3)OUTDX,AX(DX的内容为偶数)(4)INAL,0F5H重做上题(1)。答:(1)因为DATA为偶地址,则DATA+1为奇地址。故要完成本条指令,需要两个总线周期。时序图如图5.

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。