基于fpga的同步测周期高精度数字频率计的设计

基于fpga的同步测周期高精度数字频率计的设计

ID:23730554

大小:54.50 KB

页数:5页

时间:2018-11-10

基于fpga的同步测周期高精度数字频率计的设计_第1页
基于fpga的同步测周期高精度数字频率计的设计_第2页
基于fpga的同步测周期高精度数字频率计的设计_第3页
基于fpga的同步测周期高精度数字频率计的设计_第4页
基于fpga的同步测周期高精度数字频率计的设计_第5页
资源描述:

《基于fpga的同步测周期高精度数字频率计的设计》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、基于FPGA的同步测周期高精度数字频率计的设计

2、第1...摘要:本文介绍了一种同步测周期计数器的设计,并基于该计数器设计了一个高精度的数字频率计。文中给出了计数器的VHDL编码,并对频率计的FPGA实现进行了仿真验证,给出了测试结果。关键词:频率计;VHDL;FPGA;周期测量在现代数字电路设计中,采用FPGA结合硬件描述语言VHDL可以设计出各种复杂的时序和逻辑电路,具有设计灵活、可编程、高性能等优点。本文将介绍一种基于FPGA,采用同步测周期的方法来实现宽频段高精度数字频率计的设计。500)this.style.ouseg(this)">图1同步测周期计数器同步测周期

3、频率计的原理在数字频率计中,测周期计数器是主要的电路,其功能是:使用标准时钟以被测频率信号的一个周期为时限进行脉冲计数。传统的测周期计数器采用门控计数器来实现,即采用一个同被测频率信号周期宽度相同的门控脉冲来控制计数器的计停。其缺点在于无法实现对被测信号的连续测周期计数。本文设计的同步测周期计数器如图1所示。图中计数器的计数时钟为clk0,频率为f0;被测信号为clkx,频率为fx。采用一个D触发器对输入的被测信号clkx进行同步,同步输出为s0。在clk0的上升沿到来之前,如果clkx出现了上升跳变,则le信号变为高电平,计数器ct的重载信号和锁存器cout的使能信号有

4、效。当clk0的上升沿到来时,计数器的计数值锁存,同时计数器重载为1,重新开始计数,le变为低电平。计数器在其他时间里进行加1计数,锁存器的值则保持不变。该测周期计数器能在clkx的每个上升沿之后输出计数值,实现了对被测信号进行测周期计数,并始终输出其最新一个周期的计数值,图中cint端输出一个clk0周期宽度的高脉冲,用于指示新的计数值锁存。500)this.style.ouseg(this)">图2同步测周期数字频率计500)this.style.ouseg(this)">图3频率计cint的改进电路设该计数器的测周期计数值为M0,由于同步测周期法的分辨率为一个标准时

5、钟周期,因此有:500)this.style.ouseg(this)">该同步测周期计数器的测周期计数值最小为2,要求被测信号高低电平的宽度大于一个标准时钟周期。基于上述同步测周期计数器,本文设计了如图2所示的高精度数字频率计。freq_div模块是一个分频器,对标准时钟clk0进行系数为C0的分频。频率计采用了两个同步测周期计数器同时工作,计数值输出端口分别为cout和mout。为了避免由于同步测周期计数器中被测信号和标准时钟不同步,le信号高电平的宽度不固定而造成的计数出错,在实际应用中,采取将被测信号先经过一个D触发器同步后再送入计数器的方法,以保证计数的可靠性,其

6、计数值和频率的关系仍满足(1)式。设cout输出的值为C,mout输出的值为M,根据频率计的结构,对于其中以clkx为计数时钟的计数器,由(1)式得:500)this.style.ouseg(this)">同理,对于以clk0为计数时钟的计数器,有:500)this.style.ouseg(this)">根据两个测周期计数器的计数值M、C,被测信号的频率按下式计算得到500)this.style.ouseg(this)">根据(3)式,计算结果的最大误差为:500)this.style.ouseg(this)">相对误差为:500)this.style.ouseg(thi

7、s)">因此,只要使计数值C足够大就可以保证频率测量的精度。将(3)和(4)两式相除并忽略小项得C和C0的关系如下:500)this.style.ouseg(this)">给定C0,测周期计数值C的最大可变范围为:。因此,根据实际测量精度的要求,设定适当的分频器分频系数C0,即可保证实际的测周期计数值C的大小在精度要求的范围内。对于上述的数字频率计,如果增大分频器分频系数C0,提高测周期计数器的计数范围,可实现对输入信号宽频段高精度的频率测量。500)this.style.ouseg(this)">图4输入被测信号周期为156ms时的仿真波形数字频率计的VHDL实现上述的

8、同步测周期数字频率计在Altera公司的FPGA开发平台QuartusII中实现,模块采用VHDL语言描述,具有通用性和可重用性。图1中的同步测周期计数器的VHDL描述如下:libraryieee;useieee.std_logic_1164.all;useieee.std_logic_unsigned.all;useieee.std_logic_arith.all;entityfreq_countis--实体定义port(reset:instd_logic;clk0:instd_logic;clkx:instd_logic;

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。