数字电路与数字逻辑期末试题参考试卷

数字电路与数字逻辑期末试题参考试卷

ID:23528064

大小:1.60 MB

页数:5页

时间:2018-11-08

数字电路与数字逻辑期末试题参考试卷_第1页
数字电路与数字逻辑期末试题参考试卷_第2页
数字电路与数字逻辑期末试题参考试卷_第3页
数字电路与数字逻辑期末试题参考试卷_第4页
数字电路与数字逻辑期末试题参考试卷_第5页
资源描述:

《数字电路与数字逻辑期末试题参考试卷》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、课程编号:01200024北京理工大学2009-2010学年第一学期2008级数字电子技术基础B期末试题班级_______学号_______姓名_________成绩________一、(30分)填空1、根据表T1-1所示的三种逻辑门的技术参数,最适合工作在高噪声环境下,原因是。逻辑门ABC输出高电平最小值(V)2.43.54.2输出低电平最大值(V)0.40.20.2输入高电平最小值(V)2.02.53.2输入低电平最大值(V)0.80.60.8表T1-12、A/D转换器将模拟量转换为数字量,一般需要经过、、和四个过程。3、一个

2、10位的D/A转换器的分辨率是。4、如图T1-1所示8×2位的PROM实现如下组合电路,画出点阵图。图T1-15、指出下列存储系统具有多少个存储单元,分别至少需要几根地址线和数据线。(1)256×4(2)1024×166、边沿触发器的动作特点是,JK同步触发器和JK边沿触发器的逻辑功能(相同/不同)。第5页共5页7、555集成定时器构成的多谐振荡器如图T1-2所示,试定性画出输出和电容C两端电压的对应波形。图1-2二、(10分)对下列逻辑函数进行化简,方法不限。1、无关项2、三、(12分)图T3所示电路F1~F6的逻辑函数式是否正

3、确,如果不正确,写出正确的表达式;若电路图有问题,修改电路图,但不允许改变门电路的原有类型。其中图(a)(b)(c)为CMOS门电路,(d)(e)(f)为TTL门电路。图T3第5页共5页四、(10分)编码器74LS148和同步二进制计数器74LS161构成的逻辑电路如图T4所示,当输入控制信号A、B、C、D、E、F、G、H分别为低电平,并假定输入时钟信号频率位10KHz时,输出Y端的脉冲频率为多少。(要求写出分析过程)74LS148和74LS161功能表分别如表T4-1和T4-2所示。图T4表T4-174LS148功能表输入输出1

4、××××××××11111011111111111010×××××××0000100××××××01001100×××××011010100××××0111011100×××01111100100××011111101100×01111111101000111111111110表T4-274LS161计数器功能表工作状态×0×××置零10××预置数×1110保持×110×保持(CO=0)1111计数第5页共5页五、(8分)试用数据选择器74LS151和必要的门电路设计一个4位二进制码偶校验的校验码产生电路(即输入的4位二进制数和输

5、出的校验码共包含偶数个1)。74LS151电路图如图T5所示,功能表如表T5所示。输入输出Y1×××00000D00001D10010D20011D30100D40101D50110D60111D7图T5表T574LS151功能表六、(10)电路如图T6-1所示,其中CP、和A的波形如图T6-2所示,设触发器的初态,试画出输出端、的波形图。图T6-1图T6-2波形图第5页共5页七、(10)分析如图T7(a)、(b)所示电路为分别为多少进制,并画出状态转换图(要求有分析过程)。十进制计数器74LS160功能表如表T7所示。(a)(b

6、)图T7表T774LS160计数器功能表工作状态×0×××置零10××预置数×1110保持×110×保持(CO=0)1111计数八、(10分)某时序电路的状态转换图如图T8所示,试用JK型触发器设计该电路,画出电路原理图,要求有设计过程。图T8第5页共5页

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。