欢迎来到天天文库
浏览记录
ID:22758018
大小:415.00 KB
页数:8页
时间:2018-10-31
《led芯片器件封装缺陷非接触检测技术》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库。
1、LED芯片/器件封装缺陷的非接触检测技术 摘要:为了在大批量封装生产线上对LED的封装质量进行实时检测,利用LED具有与PD类似的光伏效应的特点,导出了LED芯片/器件封装质量与光生电流之间的关系,并根据LED封装工艺过程的特点,研制了LED封装质量非接触检测实验平台,完成了芯片、固晶、焊接质量影响的模拟实验,证实了方法的可行性,并开发出了实际样机。广告插播信息维库最新热卖芯片:LM4040CIM3-2.5MAX1611CSEEPF10K50SBC356-2W986432DH-6BIT3105SAA71
2、29AHMB81C4256A-70PMAX3232EEAETAN7148BU2527AF 1、引言 近些年来,随着制造成本的下降和发光效率、光衰等技术瓶颈的突破,我国的LED照明产业进入了加速发展阶段,应用市场迅速增长,这导致了LED封装产品的巨大市场,催生出了成千上万家LED封装企业,使我国成为国际上LED封装的第一产量大国,LED封装产品的年产值从2004年的99亿元、2006年的140亿元,发展到2008年的185亿元,而年产量更是已经突破万亿只[1][2]。若LED封装的废品/次品率为0.1%
3、,则全国每年万亿只LED封装产品中就可能产生数亿只废品/次品,造成近亿元的直接经济损失。 为了保证封装质量,LED封装企业都是通过在封装前的镜检与封装后的分检来保证LED封装质量。封装前的镜检即在封装前对用显微镜对原材料芯片进行人工外观检查,观察芯片材料表面是否有机械损伤及麻点麻坑、芯片尺寸及电极大小是否符合工艺要求、电极图案是否完整,并剔除不合格芯片,避免其流入下道工艺、产生次品;封装后的分检即在封装完成后,采用自动分光分色机对封装成品的光、电参数进行检查,并根据检测结果进行分档、然后包装。显然封装前
4、的镜检与封装后的分检,只能将封装中生产出的次品与正品区分开来、或将正品按参数进行分档,不能提高封装的成品率。 对于现代化的全自动封装线,其自身的任何微小差异都将迅速对封装产品的质量产生直接影响。则因此在全自动封装线全面普及的条件下,在封装生产过程中主动地对封装质量进行在线实时检测,已经成了提高封装水平、保证封装质量的一个必然需求。由于LED芯片尺寸小、封装工艺要求高、封装生产速度快,因此很难在封装过程中进行实时的质量检测与控制。 2、LED封装工艺的特点分析 要在LED封装工艺过程中对其芯片/封装质
5、量进行实时在线检测,就必须首先了解LED封装的工艺特点、LED的参数特点。 2.1 LED封装的工艺过程 LED封装的任务是将外引线连接到LED芯片的电极上,同时保护好LED芯片,并且起到提高光取出效率的作用。而LED的封装形式是五花八门,主要根据不同的应用场合采用相应的外形尺寸。而支架式全环氧包封是目前用量最大、产量最高的形式,因此也应该是LED封装产品质量在线检测的重点突破对象。 支架式全环氧包封的主要工序是[4],首先对LED芯片进行镜检、扩片,并在一组连筋的支架排中每个LED支架的反光碗中心
6、处以及芯片的背电极处点上银胶(即点胶、备胶工艺),然后用真空吸嘴将LED芯片吸起安置在支架的反光碗中心处,并通过烧结将芯片的背电极与支架固结在一起(即固晶工艺);通过压焊将电极引线引到LED芯片上,完成产品内外引线的连接工作(即压焊工艺);将光学环氧胶真空除泡后灌注入LED成型模内、然后将支架整体压入LED成型模内(即灌胶工艺),对环氧胶进行高温固化、退火降温,固化之后脱模(即固化工艺),最后切断LED支架的连筋(图1所示),最后进行分检、包装。 2.2 LED封装工艺的特点分析 从LED的封装工艺过
7、程看,在芯片的扩片、备胶、点晶环节,有可能对芯片造成损伤,对LED的所有光、电特性产生影响;而在支架的固晶、压焊过程中,则有可能产生芯片错位、内电极接触不良,或者外电极引线虚焊或焊接应力,芯片错位影响输出光场的分布及效率,而内外电极的接触不良或虚焊则会增大LED的接触电阻;在灌胶、环氧固化工艺中,则可能产生气泡、热应力,对LED的输出光效产生影响。 因此可知,LED芯片与封装工艺皆会对其光、电特性产生影响,因此LED的最终质量是各个工艺环节的综合反映。要提高其封装产品质量,需要对各个生产工艺环节进行实时
8、检测、调整工艺参数,以将次品、废品控制在最低限度。 由于封装工艺过程的精细、复杂、高速特性,常规的接触式测量几乎难以实现封装中的质量检测,非接触测量是最有希望的手段。 3、非接触检测的基本原理 3.1 LED芯片的光伏特性 发光二极管LED芯片的核心是掺杂的PN结,当给它施加正向工作电压VD时,驱使价带中的空穴穿过PN结进入N型区、同时驱动导带中的电子越过PN结进入P型区,在结的附近多余的载流子会发生复合,在复合过程中
此文档下载收益归作者所有